CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

بررسی و شبیه سازی گیت منطقی AND با امکان افزایش سویینگ و بهبود سرعت خروجی با استفاده از تکنیک GDI بهبود یافته

عنوان مقاله: بررسی و شبیه سازی گیت منطقی AND با امکان افزایش سویینگ و بهبود سرعت خروجی با استفاده از تکنیک GDI بهبود یافته
شناسه ملی مقاله: PECONFKHA01_018
منتشر شده در اولین کنگره ملی برق و انرژی در سال 1395
مشخصات نویسندگان مقاله:

محمد حجری - مربی حق التدریسی دانشگاه آزاد مرکز بندرکنگان،
سوده دیری - دانشجوی کارشناسی ارشد دانشگاه آزاد اسلامی واحد بوشهر،

خلاصه مقاله:
امروزه در طراحی مدارهای دیجیتال، کاهش توان مصرفی و فضای پیادهسازی، پیچیدگی کمتر و سرعت خروجی از اهمیت بالایی برخوردار میباشند. که در این راستا تکنیکها و روشهای گوناگونی طراحی و پیادهسازی شده است. ما در این مقاله به بررسی GDI1 و شبیهسازی گیت منطقی AND با استفاده از تکنیک (انتشار ورودی گیت) میپردازیم. در واقع تکنیک GDI جدیدترین تکنیک برای طراحی مدارهای توان پایین است، که در مقایسه با روش های دیگر توان مصرفی کمتری دارد و تاخیر انتشار را کاهش میدهد. ولی دارای معایبی مانند تخریب سویینگ و پیچیدگی ساخت و اتصال بدنه است، که با استفاده از تکنیک GDI بهبود یافته مشکل سویینگ تا حدودی حل میشود. و با اضافه کردن دو ترانزیستور NMOSو PMOS سویینگ مطلوبی حاصل میشود. نتایج شبیه سازی توسط نرم افزار Cadence بر پایه تکنولوژی 18μm,0 انجام شده است.

کلمات کلیدی:
توان پایین(power Low ،(تکنیک انتشار گیت ورودی بهبود یافته -Mod ،(مدارهای ترکیبی GDI2)

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/642305/