CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

یک روش ساده و موثر برای کاهش خطای تزریق بار کانال در سوییچ های آنالوگ

عنوان مقاله: یک روش ساده و موثر برای کاهش خطای تزریق بار کانال در سوییچ های آنالوگ
شناسه ملی مقاله: ICEEC01_035
منتشر شده در کنفرانس بین المللی تحقیقات بنیادین در مهندسی برق در سال 1396
مشخصات نویسندگان مقاله:

سعید نقوی - دانشجوی دکتری گروه الکترونیک، دانشکده مهندسی برق، دانشگاه علم و صنعت ایران، تهران، ایران
سیدادیب ابریشمی فر - دانشیار گروه الکترونیک، دانشکده مهندسی برق، دانشگاه علم و صنعت ایران، تهران، ایران

خلاصه مقاله:
در این مقاله یک سوییچ آنالوگ MOS جدید مورد استفاده در مدارهای نمونه بردار و نگه دار معرفی شده است. در هر مدار نمونه بردار و نگه دار، سوییچ نمونه برداری نقشی حیاتی در کارایی کلی سیستم ایفا می کند. تزریق بار کانال سوییچ با توجه به آثار غیرخطی از مهم ترین عوامل محدود کننده دقت سوییچ های آنالوگ می باشد. در همین راستا برای برآورده کردن ویژگی های مربوط به دقت سوییچ، روشی نوین برای کاهش خطای ناشی از اثر تزریق بار کانال پیشنهاد شده است. سوییچ پیشنهادی ساختاری بسیار ساده دارد و سطح اندکی را از تراشه مصرف می کند. به علاوه مقاومت حالت روشن سوییچ کم بوده و تغییرات آن به ازای تغییرات سیگنال ورودی در کل محدوده قابل قبول می باشد. برای ارزیابی عملکرد سوییچ پیشنهادی شبیه سازی های مربوطه با استفاده از فن آوری 0.18µm در فرکانس ورودی 1MHz و فرکانس کلاک 50MHz با ولتاژ تغذیه 1.8V انجام ده است. نتایج شبیه سازی نشان می دهند خطاهای نمونه برداری ناشی از تزریق بار کانال با استفاده از روش پیشنهادی به طور قابل ملاحظه ای جبران شده است و در محدوده وسیعی از تغییرات سیگنال ورودی میزان این تزریق بار ناچیز (کم تر از 1.45fC) می باشد. هم چنین نتایج شبیه سازی ها نشان می دهند سوییچ پیشنهادی دارای مشخصات پویای مناسب از جمله THD برابر87.23dB- می باشد.

کلمات کلیدی:
سوییچ آنالوگ، نمونه بردار و نگه دار، تزریق بار کانال، نفوذ کلاک، سوییچ پردقت

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/672792/