CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی آشکارساز فاز- فرکانس CMOS برای کاربردهای حلقه های قفل شونده فاز

عنوان مقاله: طراحی آشکارساز فاز- فرکانس CMOS برای کاربردهای حلقه های قفل شونده فاز
شناسه ملی مقاله: ARSE01_005
منتشر شده در اولین کنفرانس ملی پژوهش های کاربردی درعلوم و مهندسی در سال 1396
مشخصات نویسندگان مقاله:

مهناز جهانگرد - دانشجو ، کارشناسی ارشد برق الکترونیک ، گروه برق ، دانشکده فنی مهندسی ، دانشگاه گیلان ، رشت ، ایران

خلاصه مقاله:
این مقاله یک طراحی آشکارساز فاز-فرکانس اصلاح شده دینامیکی را معرفی می کند. مدار آشکارساز پیشنهادی با استفاده از تکنولوژی 0/18 میکرومترمنطق CMOS و با استفاده از نرم افزار ADS طراحی و شبیه سازی شده است و نتایج به دست آمده مورد تجزیه وتحلیل قرارگرفته است. به منظور کاهش ناحیه ی مرده، سیگنال مسیریاب داخلی در مدار موردنظر استفاده شده و برای گسترش آن، حلقه قفل شده فاز (PLL) طراحی شده است. باهدف کاهش مساحت ، مدار موردنظر با 16 ترانزیستور به وجود آمده است. این مدار با توان 40/8 پیکووات با 1/2 ولت برای تغذیه عمل می کند. نتایج شبیه سازی پیش طرح نشان می دهد که مدار موردنظر ناحیه ی مرده را حذف می کند. علاوه بر این، این مدار با سرعت بالا کار می کند و توان عملکرد را در فرکانس مرجع 50 مگاهرتز و در فرکانس بازخورد 4 گیگاهرتز کاهش داده است.

کلمات کلیدی:
آشکارساز فاز و فرکانس (PFD)، حلقه قفل شده فاز (PLL) ، ناحیه ی مرده ، نوسان ساز کنترل شده با ولتاژ (VCO)

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/691984/