CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی LUT با قابلیت خود تست کنندگی داخلی اتوماتیک

عنوان مقاله: طراحی LUT با قابلیت خود تست کنندگی داخلی اتوماتیک
شناسه ملی مقاله: CITCOMP02_046
منتشر شده در دومین کنفرانس بین المللی پژوهش های دانش بنیان در مهندسی کامپیوتر و فناوری اطلاعات در سال 1396
مشخصات نویسندگان مقاله:

هانیه کرم - گروه مدارمجتمع دیجیتال، دانشکده فنی مهندسی، دانشگاه کردستان، سنندج، ایران
هادی جهانی راد - استادیار گروه برق و الکترونیک، دانشگاه کردستان، سنندج، ایران

خلاصه مقاله:
امروزه FPGAs در کاربردهای صنعتی از اهمیت خاصی برخوردار هستند. از این رو، اطمینان از عملکرد صحیح آنها، از اهمیت ویژه ای برخوردار است. ما در این مقاله، یک هسته تست داخلی از نوع خودتست کنندگی داخلی اتوماتیک را، در یک LUT با هدف تست و بررسی خطا، طراحی کردیم. جهت بررسی این روش از نرم افزار قدرتمند H_SPICE با دقت 45 نانومتر استفاده کردیم. از مزایای این روش اتوماتیک بودن، آشکارسازی خطاهای مختلف، حفظ اطلاعات اولیه و کاهش سربار سخت افزاری به نسبت روش مقایسه ای است.

کلمات کلیدی:
خود تست کنندگی داخلی، FPGA، اتوماتیک، BIST، LUT

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/695988/