CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی حافظه نهان اشتراکی-اختصاصی برای پردازنده های چند هسته ای مقیاس پذیر

عنوان مقاله: طراحی حافظه نهان اشتراکی-اختصاصی برای پردازنده های چند هسته ای مقیاس پذیر
شناسه ملی مقاله: ICELE02_107
منتشر شده در دومین کنفرانس بین المللی مهندسی برق در سال 1396
مشخصات نویسندگان مقاله:

سجاد مسیبی - دانشجوی کارشناسی ارشد، دانشگاه علم وصنعت، تهران، ایران

خلاصه مقاله:
امروزه با توجه به اهمیت سرعت در محاسبات و پردازش داده ها، تمام توجهات به ایجاد یک راه برای بالا بردن سرعت در کامپیوتر های امروزی است. با پیشرفت و توسعه درتکنولوژی، معماری کامپیوتر ها به چند هسته ای رسیده است. در کامپیوترهای چند هسته ای در صورتی که از یک حافظه نهان به صورت اشتراکی استفاده شود باعث ایجاد ترافیک شبکه و سربار می شود که این سربار باعث کاهش بازده می شود، در این مقاله استفاده از دو نوع حافظه نهان مجزا برای دو کار مجزا پیشنهاد شده است، یکی استفاده از حافظه نهان اختصاصی و دیکری یک حافظه نهان اشتراکی بصورت کاملا مجزا، که باعث باز شدن جا و کاهش زمان تاخیر و نامعتبر خواهد شد. اطلاعات در حافظه نهان اشتراکی به صورت یکنواخت و مشترک دراختیار هسته ها قرار گرفته است، و حافظه نهان اختصاصی در هر هسته جدا و از نظر اطلاعات منحصر به فرد است، در نتیجه استفاده از این روش باعث بالا رفتن سرعت خواهد شد. ازطرفی این روش نیازمند مکانیزمی منسجم برای مشخص کردن ماهیت داده ها، و از بین بردن تاخیر و مشکلات حافظه نهان اشتراکی است.

کلمات کلیدی:
پروتکل منسجم، داده های اختصاصی، داده های اشتراکی، حافظه نهان مجزا

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/698392/