CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی و شبیه سازی آشکارساز فاز و فرکانس جدید در 0.18 میکرومتر تکنولوژیCMOS

عنوان مقاله: طراحی و شبیه سازی آشکارساز فاز و فرکانس جدید در 0.18 میکرومتر تکنولوژیCMOS
شناسه ملی مقاله: ICELE02_169
منتشر شده در دومین کنفرانس بین المللی مهندسی برق در سال 1396
مشخصات نویسندگان مقاله:

نگار دادور - گروه برق ٬دانشکده فنی و مهندسی ٬واحد تهران جنوب ٬دانشگاه آزاد اسلامی ٬تهران ٬ایران
فرهاد رزاقیان - استادیار گروه برق ٬دانشگاه آزاد اسلامی واحد تهران جنوب ٬تهران ٬ایران

خلاصه مقاله:
آشکارسازفازوفرکانس یاPFD2پیشنهادی در این طرح با استفاده از یک ساختار حلقه باز طراحی میشود. ساختار حلقه باز، یک سیگنال باز نشانی3 را در مدار ایجاد نمیکند. سیگنال بازنشانی منجربه ایجاد مشکلات زیادی مانند ایجاد ناحیه مرده در مدارهای آشکارساز فازوفرکانس میشود.[1] در این پژوهش، برای طراحی آشکارساز فاز بهینه بصورت مدار باز استفاده شده است که مسیر فیدبک در آن برای ریست کردن حذف شده است که این امر خود باعث کاهش ناحیه مرده و افزایش رنج فرکانسی شده است. کل مدار پیشنهادی در قالب 12 ترانزیستور پیشنهاد شده است که سیگنال های UP و DN مربوط به خروجی آشکارساز فاز را تشکیل می-دهند. مدار پیشنهادی قبل از جانمایی در نرم افزار H-Spice شبیه سازی شده است و جواب اولیه گرفته شده است. سپس در ادامه توسط نرم افزار کیدنس، جانمایی مدار انجام شده است و نتایج بعد از جانمایی نیز در گزارش آورده شده است. در نهایت مقایسه نتایج حاصله، با پژوهش های مشابه، جمع بندی و نتیجه گیری ارایه شده است که نتیجه آن فرکانس عملکرد 2,5 گیگاهرتز با ناحیه مرده زیر 20 پیکو ثانیه و توان مصرفی زیر 20 میکرو وات در گوشه های مختلف پروسه و مقاوم بودن در برابر تغییرات دمایی و نویز منبع تغذیه را نشان می-دهد.

کلمات کلیدی:
حلقه قفل فاز٬آشکارساز فاز٬ آشکارسازفازوفرکانس٬ CMOS٬ فلیپ فلاپ

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/698453/