CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

مبدل آنالوگ به دیجیتال فلش مقایسه گر جریان با توان مصرفی پایین

عنوان مقاله: مبدل آنالوگ به دیجیتال فلش مقایسه گر جریان با توان مصرفی پایین
شناسه ملی مقاله: PCCO01_088
منتشر شده در کنفرانس ملی فناوری های نوین در مهندسی برق و کامپیوتر در سال 1396
مشخصات نویسندگان مقاله:

شاهین بازغی کیسمی - دانشجوی دکتری، دانشکده فنی و مهندسی، دانشگاه آزاد واحد گرمسار، واحد گرمسار، ایران
حسن خالصی - استادیار، دانشکده فنی و مهندسی، دانشگاه آزاد واحد گرمسار، واحد گرمسار، ایران.

خلاصه مقاله:
در این مقاله یک مبدل آنالوگ به دیجیتال فلش ارایه شده است که بلوک اصلی آن یک مقایسه گر مد جریانی می باشد. با جایگزین کردن قسمت سورس فالوور مقایسه گر با یک مدار دنبال کننده ولتاژ، تاخیر انتشار آن کاهش داده شده است. مدت زمان تبدیل در مبدل آنالوگ به دیجیتال فلش فقط به مدت زمان تاخیر در مقایسه گرها و مدارات کد گذاری وابسته است. برای تبدیل اختلاف جریان به یک سیگنال دو سطحی (از نوع ولتاژ) از یک مدار لچی که متشکل از دو عدد اینورتر پشت به پشت می باشد استفاده می کند. همچنین برای کاهش هرچه بیشتر تاخیر و افزایش حاشیه نویز از سه عدد اینورتر اضافی در خروجی مقایسه گر استفاده شده است. این مبدل در تکنولوژی 180 نانومتر سی ماس طراحی و شبیه سازی گردید. نتایج به دست آمده از شبیه سازی های نشان می دهند که توان مصرفی مقایسه گر به ازای ورودی پالس 20مگاهرتزی با دامنه تفاضلی 1 میکرو آمپر حدود 360 میکرووات می باشد

کلمات کلیدی:
مبدل آنالوگ به دیجیتال فلش، مقایسه گر مد جریان، مدار دنبال کننده ولتاژ، اینورتر، توان مصرفی

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/758641/