CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

کاهش آفست مقایسه گر به روش آپامپ کسکید در FLASH ADC

عنوان مقاله: کاهش آفست مقایسه گر به روش آپامپ کسکید در FLASH ADC
شناسه ملی مقاله: EECCONF04_013
منتشر شده در چهارمین کنفرانس ملی پژوهش های نوین در مهندسی برق در سال 1397
مشخصات نویسندگان مقاله:

محمد ایزدخواه - دانشگاه آزاد اسلامی، واحد فسا، گروه مهندسی برق، فسا، ایران
محسن محمدپور - دانشگاه آزاد اسلامی، واحد تنگستان، گروه مهندسی برق، تنگستان، ایران

خلاصه مقاله:
مبدل های آنالوگ به دیجیتال نقشی کلیدی را در مخابرات مدرن امروزی بازی می کنند . با پیشرفت های سریعی که در تکنولوژی CMOS بوجود آمده است برای تحلیل سیگنال ها در فاز دیجیتال توان کمتر و هزینه کمتری مورد نیاز است . این عامل در حال حاضر درخواست شدیدی را برای مبدل های آنالوگ به دیجیتال که توان مصرفی کمی دارند و با ولتاژهای کمتری کار میکنند بوجود آورده است[ 3]. در این پژوهش به سراغ ساختار مبدل آنالوگ به دیجیتال FLASH که به عنوان ساختاری کاملا موازی شناخته می شود میرویم. این ساختار از لحاظ مفهومی بسیار ساده است. سرعت این نوع مبدل فقط به سرعت مقایسه کننده ها و یا مدار نمونه بردار بستگی دارد. از آنجا که کوچکترین میزان خطا در مقایسه گرها باعث ایجاد زنجیرهای از خطاها می شود که تا انها ادامه می یابد و در عملکرد این مبدل اختلال ایجاد م یکند به بررس ی حذف آفست مقایسهگر به روش کسکید می پردازیم، به نحوی که ضمن لغو این خطا، عملکرد نهایی مقایسه گر را بهبود ببخشد و اثر منفی بر سایر پارامترهای مقایسه گر نداشته باشد. به منظور شبیه سازی، پیاده سازی و ارزیابی سیستم ارایه شده، از نرم افزار Hspice استفاده میشود. همچنین در انجام پژوهش، بسته CMOS استاندارد نوع 0.18μm شرکت TSMC مورد استفاده قرار می گیرد.

کلمات کلیدی:
مبدل آنالوگ به دیجیتال FLASH ، خطای آفست مقایسه گر، روش آپامپ Cascade، تکنولوژی CMOS

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/770911/