CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی یک نمونه بردار و نگهدار CMOS با خطای نگه داری کم و توان مصرفی پایین

عنوان مقاله: طراحی یک نمونه بردار و نگهدار CMOS با خطای نگه داری کم و توان مصرفی پایین
شناسه ملی مقاله: NEEC02_046
منتشر شده در دومین کنفرانس ملی مهندسی برق در سال 1388
مشخصات نویسندگان مقاله:

مهدی دولتشاهی - گروه برق- دانشگاه آزاد اسلامی واحد نجف آباد
محمد مشایخی - گروه برق- دانشگاه آزاد اسلامی واحد نجف آباد
محمد روان مهر - گروه برق- دانشگاه آزاد اسلامی واحد نجف آباد

خلاصه مقاله:
در این مقاله یک مدار نمونه بردار و نگه دار S/H با مصرف توان کم و خطای نگه داری بسیار پایین ارائه می شود. ساختار این مدار نمونه بردار و نگه دار، ساختار شبه تفاضلی است که در تکنولوژی CMOS 0.18μm پیاده سازی می شود. هم چنین در این مدار از سوئیچ های بوث استرپ به منظور قابلیت کار در ولتاژهای پایین استفاده شده است. به علاوه استفاده از سوئیچ های بوت استرپ باعث می شود که خطای نمونه برداری و نگه داری و هم چنین خطاهای درون خور ساعت و گام نگه داری به میزان چشم گیری کاهش یابد. در این مدار با استفاده از آپ امپ تک خروجی به کار رفته که با ولتاژ تغذیه 1.5V کار می کند، توان مصرفی تا حد زیادی نسبت به طرحهای مشابه کاهش یافته است. از دیگر ویژگی های مدار پیشنهادی می توان به پهنای باند بالای نمونه برداری و درصد اعوجاج هارمونیکی پایین اشاره نمود.

کلمات کلیدی:
نمونه بردار و نگه دار، ساختار شبه تفاضلی، سوئیچ های بوث استرپ CMOS.

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/86659/