CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی خودکار یک تقویت کننده عملیاتی CMOS

عنوان مقاله: طراحی خودکار یک تقویت کننده عملیاتی CMOS
شناسه ملی مقاله: NEEC02_047
منتشر شده در دومین کنفرانس ملی مهندسی برق در سال 1388
مشخصات نویسندگان مقاله:

هادی نحوی - عضو باشگاه پژوهشگران جوان- دانشگاه آزاد اسلامی واحد نجف آباد

خلاصه مقاله:
طراحی خودکار، از جمله بحث های مهم در طراحی هوشمند مدارات داخلی تقویت کننده های عملیاتی بشمار می رود و از جمله ابزارهای مورد استفاده برای این نوع طراحی، استفاده از ابزار برنامه سازی هندسی برای بهینه کردن طراحی مدارات مجتمع آنالوگ می باشد. از مزیت های مهم این روش ارائه یک جواب بهینه سراسری برای این نوع مدارات است، از طرفی با توجه به وابستگی شدید پارامترهای طراحی یک مدار مجتمع آنالوگ به ولتاژ و جریانهای بایاس و ابعاد ترانزیستورهای آن، خطای طراحی عموماً به شدت افزایش می یابد. در این مقاله به ارائه روشی هوشمند برای طراحی یک تقویت کننده عملیاتی دو طبقه در تکنولوژی CMOS 0.18μm مبتنی بر روش برنامه سازی هندسی به همراه مقایسه و تکرار خواهیم پرداخت. در انتها نتایج شبیه سازیها در نرم افزار MATLAB و HSPICE ارائه گردیده است.

کلمات کلیدی:
برنامه سازی هندسی، معادلات محدب، تقویت کننده عملیاتی، CMOS

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/86660/