CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی و شبیه سازی ضرب کننده ودیک 8 بیت سرعت بالا

عنوان مقاله: طراحی و شبیه سازی ضرب کننده ودیک 8 بیت سرعت بالا
شناسه ملی مقاله: UTCONF03_260
منتشر شده در سومین همایش ملی دانش و فناوری مهندسی برق، کامپیوتر و مکانیک ایران در سال 1398
مشخصات نویسندگان مقاله:

محمد زاهدی - دانشجوی کارشناسی ارشد دانشگاه بین المللی امام رضا (ع)
سید رضا طالبیان - استادیار گروه برق دانشگاه بین المللی امام رضا (ع)

خلاصه مقاله:
ضرب کننده ها یکی از بلوک های سخت افزاری اساسی در طراحی و ریاضیات، پردازش سیگنال و تصویر می باشند. بسیاری از الگوریتم های انتقال مانند 1FFT و 2DFT و غیره از ضرب کننده ها استفاده می کنند. با پیشرفت در تکنولوژی بسیاری از محققان تلاش کردند تا ضرب کننده هایی طراحی کنند که سرعت بالا، توان مصرفی پایین، نقشه منظم و در نتیجه فضای مصرفی کمتر یا ترکیبی از این قابلیت ها را داشته باشند . در این مقاله با استفاده از جمع کننده موجود در 3FPGA ، یک ضرب کننده ودیک 8 بیت با سرعت مناسب طراحی شده است که عمل ضرب دو عدد 8 بیت باینری را انجام می دهد. در ضرب کننده های ودیک باینری ضرب کننده 2 * 2 بلوک اساسی و پایه ضرب کننده است. در این گزارش از جمع کننده موجود در FPGA که قابل سنتز هم می باشد برای جمع حاصلضرب های میانی استفاده شده است، که باعث کاهش تاخیر ضرب کننده می شود. تمام طراحی های ارائه شده در این گزارش در قالب ضرب کننده 8 بیتی با استفاده از نرم افزار Xillinx-ISE8.1 برای دستگاه virtex-4 xc4vfx12 پیاده سازی و سنتز شده است. در ضمن شبیه سازی در قالب ضرب کننده 4 * 4 و 2 * 2 نیز صورت گرفته است. نتایج شبیه سازی در قالب ضرب کننده ودیک 8 بیت باینری نشان می دهد که تاخیر 34 / 2 مرتبه کمتر نسبت به ضرب کننده ودیک قبلی می باشد.

کلمات کلیدی:
جمع کننده با قابلیت پیش بینی بیت نقلی، جمع کننده ی مبدل کد باینری به افزونی- 1 ، پردازش سیگنال دیجیتال، تبدیل سریع فوریه، تبدیل فوریه گسسته

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/925763/