CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی و ساخت مدار پس رگولاتور به منظور رسیدن به ضریب بهبود MTIبالا در فرستنده یک رادار آرایه فاز

عنوان مقاله: طراحی و ساخت مدار پس رگولاتور به منظور رسیدن به ضریب بهبود MTIبالا در فرستنده یک رادار آرایه فاز
شناسه ملی مقاله: JR_RADAR-6-2_002
منتشر شده در شماره 2 دوره 6 فصل در سال 1397
مشخصات نویسندگان مقاله:

هادی بیهقی - دانشگاه صنعتی مالک اشتر
رضا فاطمی مفرد - دانشگاه صنعتی مالک اشتر

خلاصه مقاله:
یکی از عوامل بسیار مهم جهت حذف کلاتر در خروجی گیرنده رادار و افزایش ضریب بهبود فیلتر MTI، در رادار ردگیر کاهش ریپل تغذیه کاتد است. راه حل مناسب برای این موضوع، قرار دادن یک مدار پس­رگولاتور، به­صورت سری با تغذیه کاتد لامپ تقویت­کننده است. در این مقاله مدار پس رگولاتور برای کاهش ریپل درون پالسی تغذیه کاتد یک فرستنده لامپی توان بالا برای رسیدن به ضریب بهبود dB 50 طراحی، شبیه­سازی و ساخته شده و نتایج آزمایش حاصل از ساخت، ارائه شده است. ویژگی شاخص کار حاضر رسیدن به افت درون پالس کمتر از % 05/0 در تغذیه کاتد لامپ کلایسترون توان بالا با دامنه ولتاژ حدود KV 20 و جریان پالسی A 20 با زمان وظیفه % 7 است که موجب رفع محدودیت ضریب بهبود MTI، به واسطه ریپل تغذیه کاتد و رسیدن به ضریب بهبود dB 50 می­شود. طراحی و ساخت مدار پیشنهادی، با فناوری نیمه­هادی است که آن هم در نوع خود نوآوری می باشد.

کلمات کلیدی:
پس رگولاتور, فرستنده, ضریب بهبود MTI, تغذیه کاتد, افت درون پالسی بسیار کم

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/963653/