CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی یک فیلتر IIR دیجیتال قابل برنامه ریزی بر اساس FPGA

عنوان مقاله: طراحی یک فیلتر IIR دیجیتال قابل برنامه ریزی بر اساس FPGA
شناسه ملی مقاله: ICELE05_013
منتشر شده در پنجمین کنفرانس ملی مهندسی برق و مکاترونیک ایران در سال 1398
مشخصات نویسندگان مقاله:

محدثه باختری - کارشناس ارشد مهندسی برق گرایش الکترونیک
فرشته بیرجن - کارشناس ارشد مهندسی برق گرایش الکترونیک
بنت الهدی باختری - کارشناس ولتاژ و قراردادها، مدیریت برق ناحیه ۳ هرمزگان،بندرعباس،ایران

خلاصه مقاله:
FPGA ها به طور فزاینده ای در کاربردهای پردازش سیگنال با قابلیت، موازی، سرعت بالا، و در زمان سریع به بازار ارائه شده است. فیلتر دیجیتال یکی از مطالب مهم از فرایند سیگنال دیجیتال است. از ویژگی های انتخاب آن میتوان به فرکانس پایین آن در مقایسه با FIR اشاره کرد. فیلتر های دیجیتال IIR به طور گسترده ای در سیستم های پردازش سیگنال مدرن استفاده می شود.زبان توصیف سخت افزار مانند Verilog، از زبان های برنامه نویسی نرم افزار متفاوت است. زیرا شامل روش های توصیف انتشار زمان و سیگنال وابستگی خود (حساسیت) می باشد.در این مقاله، معماری ای از یک فیلتر IIR دیجیتال قابل برنامه ریزی بر اساس طرح هیئت مدیره شرکت XILINX FPGA ارائه شده است.در این معماری از طراحی سطح گیت استفاده شده است و به تجزیه و تحلیل پاسخ ضربه فیلتر IIR پرداخته می شود.

کلمات کلیدی:
فیلتر دیجیتال، پاسخ ضربه ، FPGA،Verilog HDL

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/988346/