بررسی نحوه قرار گیری و اتصال نانوسیمها در تکنولوژی FPNI
Publish place: 10th Iranian Student Conference on Electrical Engineering
Publish Year: 1386
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 939
This Paper With 6 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ISCEE10_023
تاریخ نمایه سازی: 7 آذر 1390
Abstract:
ساختارField Programmable Nanowire Interconnect از خانواده CMOS/Nano می باشد که تعمیم یافته CMOL پیشنهاد شده توسط Likharev است که با قابلیت انتخاب ابزارهای نانو می تواند تکنولوژی بهبود یافته یک ساختار FPGA با رفع مشکلات و ضعیت بیتها و ترکیبات خارج از طرح نیمه هادی و جایگزین آن با سوئیچ های نامتغیر در Interconnect ها باشدکه این امر سبب کاهش دو مولفه سطح و توان مصرفی می شود و با افزایش بهره خروجی همراه است این یک استراتژی جامع برای افزایش بهره خروجی تکنولوژی های نیمه هادی است بطوریکه با جایگذاری یک سطح هوشمند و قابل شکل گیری در محل اتصال می تواند تاثیر زیادی برروی عملکرد مدارهای مجتمع بگذارد و مطابق با قانون Moor مبنی بر کاهش سطح باشد این مقاله به بررسی نحوه چینش و اتصال نانوسیم ها به یکدیگر و سطح CMOS در FPNI می پردازد و آن را با ساختار CMOL مقایسه می کند.
Authors
هادی حیدری
دانشگاه آزاد اسلامی واحد تهران مرکزی
ستار میرزاکوچکی
دانشگاه علم و صنعت ایران
همدم قناتیان
دانشگاه آزاد اسلامی واحد تهران مرکزی
مراجع و منابع این Paper:
لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :