طراحی آشکارساز فاز فرکانس پویا با توان مصرفی کم در فناوری ۱۸۰ نانومتر سی ماس
Publish place: The 8th National Conference of Applied Researches in Electrical, Mechanical and Mechatronics Engineering
Publish Year: 1403
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 151
This Paper With 12 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ELEMECHCONF08_260
تاریخ نمایه سازی: 22 اسفند 1403
Abstract:
حلقه قفل تاخیر (DLL) برای کاربردهای زمان بندی مانند بازیابی کلاک و ضرب کننده کلاک استفاده می شود و کاربردهای گسترده ای در زمینه ارتباطات و سیستم بی سیم دارد. در بسیاری از کاربردها از هر دو حلقه قفل فاز و حلقه قفل تاخیر استفاده می شود، ولی حلقه قفل تاخیر به دلیل پایداری بهتر، توان مصرفی کمتر، جیتر کمتر و زمان قفل سریعتر در مقایسه با حلقه قفل فاز برای طیف وسیعی از کاربردها ترجیح داده می شود. در این پژوهش، یک آشکارساز فاز فرکانس با توان مصرفی کم ارائه می شود. برای کاهش توان مصرفی از تکنیک منطق پویا استفاده می شود. شبیه سازی حلقه قفل تاخیر پیشنهادی در فناوری ۱۸۰ نانومتر و با ولتاژ تغذیه ۸/۱ ولت توسط نرم افزار Cadence با درنظر گرفتن گوشه های دمایی و فناوری ساخت انجام می شود. نتایج شبیه سازی بیانگر کارایی بالای حلقه قفل تاخیر پیشنهادی نسبت به روش های موجود است.
Keywords:
Authors
صابر محمدی
اداره آموزش و پرورش ناحیه دو ساری، ساری، ایران
حسین رنجبر
گروه مهندسی برق، موسسه آموزش عالی هدف، ساری، ایران
سیدپارسا سیدپور
گروه مهندسی برق، موسسه آموزش عالی هدف، ساری، ایران
سید محمود انیشه
گروه مهندسی برق، موسسه آموزش عالی هدف، ساری، ایران