روشی برای کاهش ناحیه مرده در آشکار ساز فاز فرکانس و افزایش فرکانس کاری آن جهت استفاده در حلقه های قفل فاز
Publish place: Conference on Electrical Engineering and Sustainable Development with a focus on new achievements in electrical engineering
Publish Year: 1392
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 953
This Paper With 8 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
EOESD01_028
تاریخ نمایه سازی: 11 خرداد 1393
Abstract:
در این مقاله روشی جهت کاهش ناحیه مرده ی مربوط به آشکار ساز های فاز فرکانس و افزایش سرعت کاری آنها ارائه می شود. اکثر آشکار ساز های فاز فرکانس متداول به دلیل زمان بر بودن بازنشانی فلیپ فلاپ ،در سرعت کاری آنها محدودیت ایجاد می شود، به گونه ای که در فرکانس های بالا ، از دست دادن لبه کلاک و ناحیه مرده طولانی دو مشکل اساسی آنها خواهد شد. در روش ارائه شده سعی شده است که هم زمان بازنشانی فلیپ فلاپ و هم ناحیه مرده، با طراحی مدار در منطق Pseodu nmos و با بکار گیری سوییچ های مناسب در مدار کلاک کاهش داده شود. مدار پیشنهادی را در تکنولوژی TCMSO.18 µm، با منبع تغذیه 1.gv شبیه سازی شده است. نتایج بدست آمده بیانگر افزایش فرکانس تا 2.94 گیگاهرتز می باشد. زمان بازنشانی 88.6 پیکوثانیه است.
Keywords:
Authors
مسعود صباغی دهکلانی
دانشجوی کارشناسی ارشد دانشگاه صنعتی نوشیروانی بابل
غلامرضا اردشیر
استادیار دانشگاه صنعتی نوشیروانی بابل
مراجع و منابع این Paper:
لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :