بررسی پیکره بندی سوئیچ ورودی برای مدارهای بوت استریپ گیت S/H در ولتاژ کاری پایین و ارائه یک تکنیک کاهش نویز با استفاده از کاهش اثر بدنه
Publish Year: 1393
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 606
This Paper With 6 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
NCNIEE03_090
تاریخ نمایه سازی: 11 اردیبهشت 1394
Abstract:
در این تحقیق بررسی پیاده سازی سوییچ بوت استریپ دسوکی برای تکنولوژی 65nm جهت خطی کردن زیاد مدارات از ابتدا تاانتهای پروسه ارایه شده است، همچنین یک روش کاهش نویز برای مدارهای S & H پیشنهاد شده است. یک تقویت کننده برای فراهم کردنولتاژ درایو گیت وجود دارد و رسانائی ماسفت به واسطه حذف کردن اثر بدنه ثابت نگه داشته شده است. این روش اجازه میدهد که هارمونیکدوم نویز (HDZ) را به واسطه تنظیم کردن گین مینیمم شود. علاوه بر این نویز باقی مانده به ویژگی های آپ امپ تقویت کننده بستگی ندارد.
Keywords:
اثر بدنه , سوئیچ بوت استریپ گیت , عملکرد ولتاژ پایین , مبدل آنالوگ به دیجیتال - ADC , مدار sample & hold
Authors
مهدی دولتشهای
دانشگاه آزاد اسلامی واحد نجف آباد
کتایون کوهی حبیبی دهکردی
دانشگاه آزاد اسلامی واحد نجف آباد
مراجع و منابع این Paper:
لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :