الگوریتم مسیریابی متحمل خطای deadlock آزاد برای اتصال شبکه بر روی تراشه

Publish Year: 1393
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 626

This Paper With 6 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

ICEEE06_279

تاریخ نمایه سازی: 1 مهر 1394

Abstract:

در مقیاس های فن آوری، تحمل خطا یک موضوع کلیدی در ارتباط بر روی تراشه است در نتیجه این موضوع به بررسی الگوریتم های ارتباطی تحمل خطا برای استفاده در حوزه NOC می پردازد. در این مقاله، یک الگوریتم مسیریابی سازگاری متحمل خطای deadlock آزاد برای مش دوبعدی برای اتصالات داخلی NOC ارائه می شود. بخش اصلی این الگوریتم مسیریابی، بخشی است که اجازه می دهد مسیریابی بسته در یک زمان در حضور گره های معیوب و نواحی نه لزوماً مستطیلی انجام شود. الگوریتم مسیریابی ارائه شده بر اساس یک مدل گردشی اصلاح شده والگوریتم معروف XY است. اصول اولیه این الگوریتم مسیریابی شرح داده می شود، آزادی deadlock آن، عملی بودن و راندمان آن از طریق نتایج شبیه سازی اثبات می شود.

Keywords:

شبکه بر روی تراشه (NOC) , تحمل خطا , سیستم های قابل تنظیم مجدد , مسیریابی سازگار , مسیریابی Wonmhole

Authors

اصغر عسگریان

دانشجوی دکتری مهندسی برق الکترونیک دانشگاه آزاد اسلامی واحد اراک

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • W. Dally and J. Poulton. Digital Systems Engineering. C amb ...
  • W. Dally, B. Towles. Route packets, not wires: onchip interconnection ...
  • A. Hemani, A. Jantsch, S. Kumar et al. Network on ...
  • T. Ye. On-chip multiprocessor communication ...
  • network design and analysis. PhD Dissertation, Stanford University, 2003. ...
  • _ Dally and B. Towles, "Route packets, not wires: on-chip ...
  • P. Pande, C. Grecu, A. Ivanov, and R. Saleh, "Design ...
  • automatic topology selection and generation for NoCs, " Design Automation ...
  • C. Bobda, A. Ahmadinia, M. Majer, J. Teich, S. Fekete, ...
  • communication in dynamically reconfugurable devices, " Field Programmable Logic and ...
  • S. Jovanovic, C. Tanougast, S. Weber, and C. Bobda, "CuNoC: ...
  • Applications, 2007. FPL 2007. International Conference on, pp. 753-756, 27-29 ...
  • W. Dally and C. Seitz, "Deadlock-fre message routing in muliprocessor ...
  • K. Chen and G. Chiu, "Fault-tolerat routing algorithm for meshes ...
  • نمایش کامل مراجع