پیاده سازی بیم فورمر MVDR به صورت ممیز شناور برروی FPGA
Publish place: Conference on New Findings in Aerospace and Related Sciences
Publish Year: 1394
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 789
This Paper With 11 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
MAARS01_329
تاریخ نمایه سازی: 16 اسفند 1394
Abstract:
در بیم فورمرها وفقی سیگنال های غیرعمدی ( نویز) و عمدی( جر) مانع از تشخیص سریع سیگنال اصلی ضعیف می گردند. از این رو در آن وزن ها به آهستگی تبدیل می کنند تا ضمن تشخیص جهت سیگنال تخریبی مانند جمر به حذف این سیگنال با تغییر الگوی آرایه ها صفر در جهت سیگنال تخریبی قرار گیرد و سیگنال اصلی را تقویت نماید. یکی از این الگوریتم های بیم فومر MVDR1 است که علاوه بر حفظ سیگنال مورد نظر در زاویه الکتریکی سیگنال های نویز و تداخلی (مانند جمر) را در جهات دیگر به حداقل می رساند. هدف از این مقاله پیاده سازی این الگوریتم بر روی FPGAگزارش میزان منابع مصرفی آن است. برای این منظور از DSP Builderبرای طراحی آن در محیط متلب استفاده گردیده و خطای نتایج بین کد متلب DSP Builder را محاسبه شده است. در پیاده سازی از قطعه StratixIV شرکت Alteraاستفاده شده است.
Keywords:
Authors
طیبه عسگری گشت رودخانی
دانشجوی کارشناسی ارشد الکترونیک -دیجیتال
سیاوش امین نژاد
استادیار دانشگاه گیلان
مراجع و منابع این Paper:
لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :