طراحی و شبیه سازی تمام جمع کننده با استفاده از خانواده جدید دومینو FTL

Publish Year: 1395
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 550

This Paper With 7 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

BPJCEE01_146

تاریخ نمایه سازی: 6 اسفند 1395

Abstract:

در این پژوهش، با هدف دست یابی به منطقی نوین در خانواده های دینامیک و بررسی کارایی آن در مدارات پایه ای یجیتال ( برای مثال جمع کننده های 10 بیتی ) به طراحی و شبیه سازی پرداخته شد. در شبیه سازی های انجام شده از نرم افزار HSPICE و تکنولوژی 0/18 میکرومتر CMOS استفاده گردید. در این تحقیق یک تکنیک جدید بر ای کاهش توان مصرفی برای مدارهای منطق دومینو ارائه شد که در مدار پیشنهادی یک بافر استفاده گردید که موجب کاهش مصرف توان در مقایسه با منطق دومینوی معمولی شد. در واقع مدار پیشنهادی مصرف توان پایین و تأخیر کمتری نسبت به مدار منطق دومینوی قبلی دارد. سپس یک جمع کننده با استفاده از منطق پیشنهادی طراحی گردید که نتایج حاصل از آن حاکی از توان مصرفی پایین تر نسبت به مدارهای جمع کننده قبلی بود.

Authors

مریم امیری

دانشگاه آزاد اسلامی، واحد فسا، گروه مهندسی برق، فسا، ایران

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • _ 1391)، طراحی مدارهای دینامیک توان پایین، مقاوم در برابر ...
  • آرستمی‌، سمیرا(392 1)، طراحی تمام جمع کننده هیبرید با توان ...
  • صادقی، محسن، (1392)، طراحی ساختارهای بهبود یافته ضرب کننده دیجیتال، ...
  • آکیوانیان، فرشید، (1393)، بهینه سازی طرح مدار تمام جمع کننده ...
  • N. Srinivasa Gupta, M. S atyanarayana, (2013), _ Novel Domino ...
  • Haryana, India, _ "Design of Full Adder Circuit Using Double ...
  • Computing & C ommunication Technologies (ACCT), 2015 Fifth Inter ational ...
  • J Mercy, Priya Stalin, (2015), " Imp lementation of Low ...
  • lectronics and C ommunication Engineering (IJERECE) Vol. 1, Issue 2. ...
  • S.Rambabu, B.Sruthi, K. Sreelakshmi, ...
  • v .Ramyakrishna, S.Althaf, K.Subash, (20 15), " High Performanc e ...
  • Karthik Reddy. G, G. Pulla, Kurnool, A.P, India , (2013), ...
  • C ommunication Systems (VLSICS) Vol.4, No.4. ...
  • نمایش کامل مراجع