انواع روش های طراحی گیت های دیجیتال ، مقایسه این روش ها بایکدیگر، بررسی تفاوت های این روش ها و مزایا و معایب آن ها به وسیلهشبیه سازی چند نمونه گیت با نرم افزار Cadence
Publish Year: 1395
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 590
This Paper With 10 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
DSCONF03_181
تاریخ نمایه سازی: 19 خرداد 1396
Abstract:
در سال های اخیر و با پیشرفت تکنولوژی و کوچک شدن ابعاد وسایل الکترونیکی، طراحان مدارهای مجتمع بیشتر از قبل به دنبال راه هایی جهت کاهش توان مصرفی، افزایش سرعت عملکرد مدار ها و فشرده سازی و کاهش تعداد ترانزیستورهای تراشه ها هستند و در این زمینه نیز موفق بوده اند.در این مقاله نیز در همین راستا و برای کاهش توان مصرفی و افزایش سرعت عملکرد مدار های مجتمع و بهینه سازی ابعاد و تعداد ترانزیستورها، انواع روش های طراحی گیت های دیجیتال توضیح داده شده و بررسی می شوند. آنگاه این روش ها با یکدیگر مقایسه شده و مزایا و معایب آن ها ذکر می شوند. سپس این روش ها برای طراحی گیت های متداول از جمله Nand ، Nor و Xor استفاده شده و توسط نرم افزار به روز Cadence شبیه سازی می شوند. نتایج شبیه سازی ها با مباحث تیوری مقایسه شده و در نهایت بهترینروش برای کاربردهای متفاوت معرفی خواهد شد
Keywords:
Authors
سمیه مختاری
دانشجوی دانشگاه اشراق بجنورد
امین جاجرمی
استاد دانشگاه اشراق بجنورد
مراجع و منابع این Paper:
لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :