سیویلیکا را در شبکه های اجتماعی دنبال نمایید.

طراحی یک منبع جریان با مقاومت خروجی بالا در فناوری ۱۸۰ نانومتر CMOS

Publish Year: 1400
Type: Conference paper
Language: Persian
View: 288

This Paper With 8 Page And PDF Format Ready To Download

Export:

Link to this Paper:

Document National Code:

STCONF04_044

Index date: 18 October 2021

طراحی یک منبع جریان با مقاومت خروجی بالا در فناوری ۱۸۰ نانومتر CMOS abstract

هد ف از انجام این پژوهش، طراحی یک منبع جریان CMOS با مقاومت خروجی بالا می باشد. در این طراحی از تکنیک فیدبک مثبت استفاده می شود و روابط تحلیلی همراه با نتایج شبیه سازی ارائه می شود. روش افزایش بهره استفاده شده در این مدار، ۱۰ باعث افزایش مقاومت خروجی می شود. افزایش بهره توسط یک تقویت کننده عملیاتی دوطبقه انجام می شود. طراحی مدار آینه جریا ن در تکنولوژی μm ۰/۱۸ و با ولتاژ تغذیه ۱/۸ ولت در نرم افزار Cadence انجام می شود. مدار پیشنهادی با تعدادی از مدارهای رایج مقایسه شده است . نتایج شبیه سازی بیانگر کارایی بالای روش پیشنهادی است

طراحی یک منبع جریان با مقاومت خروجی بالا در فناوری ۱۸۰ نانومتر CMOS Keywords:

طراحی یک منبع جریان با مقاومت خروجی بالا در فناوری ۱۸۰ نانومتر CMOS authors

احمد ناصری

دانشکده کامپیوتر و فناوری اطلا عات- دانشگاه پیام نور - تهران - ایران

مهدی جوانمرد

استادیار، دانشکده کامپیوتر و فناوری اطلاعات- دانشگاه پیام نور - تهران - ایران

مقاله فارسی "طراحی یک منبع جریان با مقاومت خروجی بالا در فناوری ۱۸۰ نانومتر CMOS" توسط احمد ناصری، دانشکده کامپیوتر و فناوری اطلا عات- دانشگاه پیام نور - تهران - ایران؛ مهدی جوانمرد، استادیار، دانشکده کامپیوتر و فناوری اطلاعات- دانشگاه پیام نور - تهران - ایران نوشته شده و در سال 1400 پس از تایید کمیته علمی چهارمین همایش ملی فناوریهای نوین در مهندسی برق، کامپیوتر و مکانیک ایران پذیرفته شده است. کلمات کلیدی استفاده شده در این مقاله منبع جریان، فیدبک مثبت، مقاومت خروجی هستند. این مقاله در تاریخ 26 مهر 1400 توسط سیویلیکا نمایه سازی و منتشر شده است و تاکنون 288 بار صفحه این مقاله مشاهده شده است. در چکیده این مقاله اشاره شده است که هد ف از انجام این پژوهش، طراحی یک منبع جریان CMOS با مقاومت خروجی بالا می باشد. در این طراحی از تکنیک فیدبک مثبت استفاده می شود و روابط تحلیلی همراه با نتایج شبیه سازی ارائه می شود. روش افزایش بهره استفاده شده در این مدار، ۱۰ باعث افزایش مقاومت خروجی می شود. افزایش بهره توسط یک تقویت کننده عملیاتی ... . برای دانلود فایل کامل مقاله طراحی یک منبع جریان با مقاومت خروجی بالا در فناوری ۱۸۰ نانومتر CMOS با 8 صفحه به فرمت PDF، میتوانید از طریق بخش "دانلود فایل کامل" اقدام نمایید.