سیویلیکا را در شبکه های اجتماعی دنبال نمایید.

طراحی جدید برای جمع کننده کامل تک بیتی با سرعت بالا و حجم و توان مصرفی پایین در پردازنده های سیگنال دیجیتال

Publish Year: 1399
Type: Journal paper
Language: Persian
View: 280

This Paper With 10 Page And PDF Format Ready To Download

Export:

Link to this Paper:

Document National Code:

JR_JICTP-1-1_003

Index date: 6 December 2021

طراحی جدید برای جمع کننده کامل تک بیتی با سرعت بالا و حجم و توان مصرفی پایین در پردازنده های سیگنال دیجیتال abstract

مدارات محاسباتی، از جمله جمع گرها به عنوان زیر ساخت مهمی برای طراحی بسیاری از کاربردها نظیر فیلترهای تطبیقی، مدولاتورها، کنترلرهای منطق فازی به کار می آیند، مداراتی که در بسیاری از صنایع از جمله ارتباطات راه دور، صنایع مخابراتی، صنایع نظامی و انتظامی و صنایع پزشکی مورد استفاده قرار می گیرند. داشتن یک طراحی ایده آل و بهینه به منظور افزایش سرعت عملکرد و کاهش توان مصرفی و سطح گیت اشغالی می تواند در جهت رشد و پیشرفت صنایع از اهمیت بالایی برخوردار باشد. در این مقاله با هدف افزایش سرعت و کاهش فضای اشغالی بر روی تراشه، طراحی جدیدی برای جمع کننده کامل تک بیتی پیشنهاد شده است، مدار پیشنهادی حداکثر با استفاده از ۱۰ ترانزیستور در تکنولوژی CMOS ۰.۱۸ μm، پیاده سازی شده است. این طراحی در مقایسه با طراحی های استاندارد دارای سرعت بالاتر و توان مصرفی کمتری می باشد. نکته ای که در این طراحی مورد توجه قرار گرفته است حذف تمام گیت های NOT از مسیر بحرانی است که باعث افزایش سرعت پیاده سازی می شود، در این روش تعداد و ظرفیت خازن های داخلی کاهش می یابد علاوه بر آن حذف جریان اتصال کوتاه باعث کاهش مصرف توان می شود. نتایج شبیه سازی در مقایسه با پیاده سازی های اخیر برتری های آن را نشان می دهد. در این مقاله از ولتاژ تغذیه ۸/۱ ولت، دما ۲۷ درجه سانتی گراد و گوشه ها به طور پیش فرض TT استفاده شده است. نرم افزار مورد استفاده در این مقاله Cadence IC Design می باشد که صرفه جویی در مصرف انرژی را تا میزان ۹% نشان می دهد.

طراحی جدید برای جمع کننده کامل تک بیتی با سرعت بالا و حجم و توان مصرفی پایین در پردازنده های سیگنال دیجیتال Keywords:

طراحی جدید برای جمع کننده کامل تک بیتی با سرعت بالا و حجم و توان مصرفی پایین در پردازنده های سیگنال دیجیتال authors

مریم کمرزرین

دانشجوی دکتری،دانشکده برق و مهندسی پزشکی، دانشگاه صنعتی سجاد، مشهد، ایران

عباس گلمکانی

استادیار،دانشکده برق و مهندسی پزشکی، دانشگاه صنعتی سجاد، مشهد، ایران

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
[۱].Javadi, Mohamad Haji Seyed, Mohammad Hossein Yalame, and Hamid Reza ...
[۲].Sari, Linda Kartika, and Trio Adiono. "Fully Combinational ۸× ۸ ...
[۳].Mohanty, Basant Kumar. "Parallel VLSI Architecture for Approximate Computation of ...
[۴].Da Silva, Rafael, Ícaro Siqueira, and Mateus Grellert. "Approximate interpolation ...
[۵.]Ferreira, Rafael, et al. "Approximate Subtractor Operator for Low-Power Video ...
[۶].Parveen, A., and T. Tamil Selvi. "Power Efficient Design of ...
[۷].Shams, Ahmed M., and Magdy A. Bayoumi. "A novel high-performance ...
[۸].Ismail, Yehea I., and Eby G. Friedman. "Effects of inductance ...
[۹].Mono, M. Morris, and M. D. Ciletti. "Digital design Fourth" ...
[۱۰].Ahmed, Rekib Uddin, and Prabir Saha. "Implementation Topology of Full ...
[۱۱].Chang, Chip-Hong, Jiangmin Gu, and Mingyan Zhang. "A review of ...
[۱۲].Dokania, Vishesh, et al. "Design of ۱۰T full adder cell ...
[۱۳].Lin, Jin-Fa, Yin-Tsung Hwang, and Ming-Hwa Sheu. "Low power ۱۰-transistor ...
[۱۴].Lin, Jin-Fa, et al. "A novel high-speed and energy efficient ...
نمایش کامل مراجع