طراحی سلول تمام جمع کننده تک بیتی کم توان مبتنی بر ترانزیستور عبور

Publish Year: 1402
نوع سند: مقاله ژورنالی
زبان: Persian
View: 91

This Paper With 9 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

JR_JCEJ-13-49_006

تاریخ نمایه سازی: 8 شهریور 1402

Abstract:

در دنیای الکترونیک و دیجیتال امروزی، افزایش تقاضا برای سیستم های قابل حمل موجب شده تا صنعت الکترونیک و تکنولوژی طراحی تراشه ها به سمت روش های کاهش مصرف توان سوق پیدا کنند و لذا مصرف توان به معیاری مهم در این زمینه تبدیل شده است. هم چنین افزایش سرعت تراشه ها و کاهش تاخیر انتشار مدارها همواره از اهداف مهم مهندسان طراح دیجیتال بوده است. از انجا که عنصر جمع کننده از جمله عناصر مهم در بسیاری از سیستم های دیجیتال است، لذا امروزه جمع کننده های گوناگون با تکنولوژی ها و رویکردهای مختلف طراحی مطرح شده اند که هر یک دارای مزایا و معایب مشخصی می باشند. در این مقاله، سلول مدار تمام جمع کننده تک بیتی مبتنی بر ترانزیستور عبور با مصرف توان کم ارائه شده است این مدار با فرکانس ۱GHZبرای استفاده در بلوک های واحد محاسبه منطق و ریاضی پردازنده های سیگنال دیجیتال و انواع سیستم های الکترونیکی و مخابراتی دیجیتال کاربرد دارد . در مدار پیشنهادی از ساختار XOR-XOR استفاده شده و مبتنی بر تکنینک ترانزیستور عبور می باشد و پارامترهایی نظیر توان مصرفی، تاخیر انتشار، حاصلضرب توان در تاخیر ، و تعداد ترانزیستورها بهبود حاصل شده است. مدار پیشنهادی در تکنولوژی ۱۸۰نانومتر CMOS طراحی شده است و نتایج شبیه سازی نشان می دهد که به ازای ولتاژ تغذیه ۱.۸ ولت توان مصرفی برابر با ۸۳ میکرو وات ، تاخیر زمانی ۸۹ پیکو ثانیه ، حاصلضرب توان در تاخیر ۷ فمتو ژول بدست می آید.

Authors

مهدی سیاف

گروه برق، واحد بوشهر، دانشگاه آزاد اسلامی، بوشهر، ایران

عبدالرسول قاسمی

گروه برق، واحد بوشهر، دانشگاه آزاد اسلامی، بوشهر، ایران

روزبه حمزه ئیان

گروه برق، واحد بوشهر، دانشگاه آزاد اسلامی بوشهر، ایران

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • Y. Safaei Mehrabani and M. Eshghi, "Noise and Process Variation ...
  • M. Keerthana and T. Ravichandran, "Implementation of Low Power ۱-bit ...
  • M. A. Chowdhury, M. A. Mona, A. Al Asif, M. ...
  • O. A. Badry and M. A. Abdelghany, "Low power ۱-Bit ...
  • A. N. M. Hossain and M. A. Abedin, "Implementation of ...
  • K. Himabindu and K. Hariharan, "Design of area and power ...
  • T. Nikoubin, O. Kavehie and K. Navi, “A New Design ...
  • J.M. Wang, S.C. Fang and W.S. Feng, "New efficient designs ...
  • V. Moalemi and A. Afzali-Kusha, "Subthreshold ۱-Bit Full Adder Cells ...
  • نمایش کامل مراجع