سیویلیکا را در شبکه های اجتماعی دنبال نمایید.

طراحی سلول تاخیر زمانی آنالوگ مد جریان

Publish Year: 1396
Type: Journal paper
Language: Persian
View: 136

This Paper With 10 Page And PDF Format Ready To Download

Export:

Link to this Paper:

Document National Code:

JR_SAIRAN-8-2_011

Index date: 31 October 2023

طراحی سلول تاخیر زمانی آنالوگ مد جریان abstract

در این مقاله، هدف طراحی سلول تاخیر زمانی آنالوگ مد جریان می باشد. سلول تاخیر زمانی آنالوگ مبتنی بر فیلتر تمام گذر مرتبه اول مد جریان با امپدانس خروجی بالا، شامل آیینه جریان کسکود کلاس AB و همچنین یک ناقل جریان با ولتاژ ورودی تفاضلی (DVCC) بعنوان عنصر فعال می باشد، که این ناقل جریان، تنها از دو عنصر غیر فعال متصل به زمین برای ایجاد شیفت فاز و تاخیر زمانی بهره می گیرد. این سلول آنالوگ مد جریان دارای مزیتهایی شامل ولتاژ پایین، مصرف توان کم و سرعت بالا می باشد. سلول تاخیر زمانی آنالوگ دارای مصرف توان ۱.۳۹mW و دارای قابلیت کنترل تاخیر بصورت تنظیم ثابت و متغیر است. سلول پیشنهادی، قادر به ایجاد تاخیر زمانی برابر با ۱۴ns می باشد که می توان با تنظیم ثابت و متغیر در این سلول، به تاخیر برابر با ۶ns در پهنای باند ۱۰۰MHz رسید. این سلول در مهندسی پزشکی، رادارها و همچنین برای شکل دهی به پرتوها کاربرد دارد و می تواند مورد استفاده قرار بگیرد. شبیه سازی با استفاده از HSPISE و تکنولوژی ۰.۱۸μm CMOS انجام شده است.

طراحی سلول تاخیر زمانی آنالوگ مد جریان Keywords:

آیینه جریان کسکود کلاسAB , ناقل جریان با ولتاژ ورودی تفاضلی(DVCC) , فیلتر تمام گذر مرتبه اول , سلول تاخیر زمانی آنالوگ مد جریان

طراحی سلول تاخیر زمانی آنالوگ مد جریان authors

سید رسول آقازاده

کارشناسی ارشد برق الکترونیک

علیرضا صابرکاری

عضو هیئت علمی دانشگاه گیلان، دکترای برق الکترونیک