طراحی شیفت دهنده فاز فعال با قابلیت تصحیح خودکار خطا
Publish place: 1st Iranian National Conference Electerical Engineering
Publish Year: 1392
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 1,139
This Paper With 7 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
INCEE01_014
تاریخ نمایه سازی: 25 تیر 1393
Abstract:
در این مقاله ساختار جدیدی از شیفت دهنده فاز از نوع vector-sum با تغییرات فاز 0 تا 360 درجه در تکنولوژی 0.18 میکرون cmos ارائه شده است. در این نوع شیفت دهنده فاز مهم ترین عامل تاثیرگذار بر دقت عملکرد مدام عدم دقت کامل مدار متعامدساز در قسمت ورودی است. در ساختار پیشنهادی مکانیسم کنترلی در نظر گرفته شده است که مدار به صورت خودکار خطای ناشی از مدار متعامدساز را برطرف و جبران می کند. برای این منظور اختلاف فاز ایجاد شده در خروجی با مقدار مورد نظر مقایسه و اختلاف آنها به عنوان سیگنال خطا در نظر گرفته می شود و از روی آن جریان دنباله طبقات به گونه ای باز تنظیم می گردد که خطای فاز ایجاد صفر گردد. برای ارزیابی مدار پیشنهادی در بازه فرکانسی 1-5 گیگا هرتز طراحی گردید. شبیه سازی ها نشان داده اند که مدار پیشنهادی قادر است شیفیت فاز مورد نظر را با حداکثر خطای 3.8 درجه ایجاد نماید.
Keywords:
Authors
وحید کرمی
دانشجوی کارشناسی ارشد دانشگاه صنعتی نوشیروانی بابل
حسین میار نعیمی
دانشیار دانشگاه صنعتی نوشیروانی بابل
مراجع و منابع این Paper:
لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :