سیویلیکا را در شبکه های اجتماعی دنبال نمایید.

طراحی و پیاده سازی سخت افزاری رمزگذاری و رمزگشایی AES با طرح خط لوله فیدبک دار

Publish Year: 1384
Type: Conference paper
Language: Persian
View: 3,765

This Paper With 10 Page And PDF Format Ready To Download

Export:

Link to this Paper:

Document National Code:

ISCC03_035

Index date: 21 May 2007

طراحی و پیاده سازی سخت افزاری رمزگذاری و رمزگشایی AES با طرح خط لوله فیدبک دار abstract

هدف مقاله ارائه پیاده سازی سخت افزاری رمزگذار و رمزگشای AES بر روی FPGA بهصورت کارآمد است. در این راستا بر اساس الگوریتم AES چند معماری مختلف برای پیاده سازی سخت فازاری طراحی گردید ه است که دو طرح آن برای رمزگذار و رمزگشای AES با طول کلید 128 بیت پیاده سازی شده اند. هر دور در این الگوریتم شامل چهار بخش است که هر بخش به صورت یک واحد مجزا درچند نمونه طراحی شده است . پس از بررسی جزئیات پیاده سازی هر زیر واحد در این الگوریتم ، نتایج پیاده سازی های نهایی این دو طرح آورده شده است و با برخی از نتایج گزارش شده مقایسه گردیده است .در این مقایسه نسبت نرخ داده به سخت افزار مصرف شده دارای بهبود چشمگیری تاحد دو برابر نسبت به سایرین بوده است.

طراحی و پیاده سازی سخت افزاری رمزگذاری و رمزگشایی AES با طرح خط لوله فیدبک دار Keywords:

طراحی و پیاده سازی سخت افزاری رمزگذاری و رمزگشایی AES با طرح خط لوله فیدبک دار authors

مهدی عطائی نائینی

دانشگاه صنعتی اصفهان

یاسر افتخاری روزبهانی

دانشگاه صنعتی اصفهان

حسین سعیدی

دانشگاه صنعتی اصفهان

مهدی برنجکوب

دانشگاه صنعتی اصفهان

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
"High Performance AES Core for Xilinx FPGA", Helion Technology Data ...
مهدی عطائی نائینی، معماری پر سرعت IPSec و پیاده‌سازی توابع ...
J. Daemen and V. Rijmen, 0010vanced Encryption Standard', NIST FIPS ...
, Jurvinen et al, "A. fully pipelined memoryless 17.8 Gbps ...
A. Hodjat and I. Verbauwhede, _ _ Gbits/s Fully Pipelined ...
''Dual-Port Block Memory for V irtex, Virtex-E, Virtex-II, Virtex-II Pro, ...
A. Elbirt, V. Yip, B. Chetwynd ard C. Paar, :0An ...
Standaert et eil, "Efficient Implem entation of Rijndael Encryption _ ...
L. /VcLoone, *High Performance Single-Chip FPGA Rijndael Algorithm Implem evtatiovs ...
نمایش کامل مراجع

مقاله فارسی "طراحی و پیاده سازی سخت افزاری رمزگذاری و رمزگشایی AES با طرح خط لوله فیدبک دار" توسط مهدی عطائی نائینی، دانشگاه صنعتی اصفهان؛ یاسر افتخاری روزبهانی، دانشگاه صنعتی اصفهان؛ حسین سعیدی، دانشگاه صنعتی اصفهان؛ مهدی برنجکوب، دانشگاه صنعتی اصفهان نوشته شده و در سال 1384 پس از تایید کمیته علمی سومین کنفرانس انجمن رمز ایران پذیرفته شده است. کلمات کلیدی استفاده شده در این مقاله AES ، پیاده سازی ، جعبه جانشینی ، ترکیب ستون ها، رمز هستند. این مقاله در تاریخ 31 اردیبهشت 1386 توسط سیویلیکا نمایه سازی و منتشر شده است و تاکنون 3765 بار صفحه این مقاله مشاهده شده است. در چکیده این مقاله اشاره شده است که هدف مقاله ارائه پیاده سازی سخت افزاری رمزگذار و رمزگشای AES بر روی FPGA بهصورت کارآمد است. در این راستا بر اساس الگوریتم AES چند معماری مختلف برای پیاده سازی سخت فازاری طراحی گردید ه است که دو طرح آن برای رمزگذار و رمزگشای AES با طول کلید 128 بیت پیاده سازی شده اند. هر دور در این الگوریتم شامل ... . برای دانلود فایل کامل مقاله طراحی و پیاده سازی سخت افزاری رمزگذاری و رمزگشایی AES با طرح خط لوله فیدبک دار با 10 صفحه به فرمت PDF، میتوانید از طریق بخش "دانلود فایل کامل" اقدام نمایید.