سیویلیکا را در شبکه های اجتماعی دنبال نمایید.

ارزیابی مدار پمپ شارژ PLL با استفاده از تکنولوژی CMOS50 نانومتر

Publish Year: 1394
Type: Conference paper
Language: Persian
View: 809

This Paper With 7 Page And PDF Format Ready To Download

Export:

Link to this Paper:

Document National Code:

INCEE03_106

Index date: 1 November 2016

ارزیابی مدار پمپ شارژ PLL با استفاده از تکنولوژی CMOS50 نانومتر abstract

توضیح سیویلیکا: اطلاعات مقاله طبق درخواست 41546حذف گردید.]یک مدار سیگنال مختلط PLLاست که مستلزم چالش طراحی در فرکانس بالا است. این کار طرح سیگنال مختلط حلقه قفل فاز را برای قفل فرکانس و فازسریعتر بررسی می کند. عملکرد بار الکتریکی پمپ ها بستگی به سنگینی توانایی به طور موثر دارد که ولتاژهای بالا را روی تراشه تولید می کند ؛در حالیکه نیروی سخت و شرایط سطح را اتصال میدهد. این مقاله سرعت بالای مدار پمپ شارژCMOS را برای کاربردهای PLL با استفاده از تکنولوژی CMOS 50 nm نشان می دهد که درIV عمل می کند. مدل پیشنهادی دارای ساختار متقارن ساده است و عملکرد بسیار ثابتی را فراهم می کند در حالیکه جهت نادرست پدیده را کاهش می دهد. ولتاژ خروجی طرح موجود می تواند تاmV1015 زیاد شود. قابلیت پمپ شارژ بر اساس فرکانس عملیاتیMHZ400 آزمایش شده است.

ارزیابی مدار پمپ شارژ PLL با استفاده از تکنولوژی CMOS50 نانومتر Keywords:

آشکار ساز فاز فرکانسPFD/فیلتر حلقه ای , اسیلاتور کنترل شده با ولتاژVCO/حلقه قفل فاز PLLs

ارزیابی مدار پمپ شارژ PLL با استفاده از تکنولوژی CMOS50 نانومتر authors

طاهره بویری

دانشجوی کارشناسی ارشد دانشگاه آزاد اسلامی ،بوشهر،ایران

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
Hung, C.H. and K.O. Kenneth, A fully integrated 1.5-V 5.5-G? ...
Razavi B, Design of Analog CMOS Integrated Circuits [M]. Beijing: ...
Young, I.A., J K. Grearon, J.E. Smith. And K.L. Wong, ...
Chang, R.C. and Lung-Chih Kuo, A new lowvoltage charge pump ...
Baki, R.A. and M.N. El-Camal, A new CMOS charge pump ...
Razavi, B., K.F. Lee and R.H Yan, Design of high-speed, ...
Ian A. Young, A PLL Clock Generator with 5 to ...
Ahn, H. and D. Allstot, A low-iitter 1.9-V CMOS PLL ...
Meghelli, M., B. Parker, H. Ainspan and M. Soyuer, SiGe ...
A. Gupta, A. Sangal and H. Verma, High Speed CMOS ...
Y. Pratap Singh, . R.K. Chauhan, Fast Charge Pump Circuit ...
R. Chang and L.Chih KUO, A New Low-Voltage Charge Pump ...
C.M. Hung and Kenneth K. O , A Fully Integrated ...
نمایش کامل مراجع

مقاله فارسی "ارزیابی مدار پمپ شارژ PLL با استفاده از تکنولوژی CMOS50 نانومتر" توسط طاهره بویری، دانشجوی کارشناسی ارشد دانشگاه آزاد اسلامی ،بوشهر،ایران نوشته شده و در سال 1394 پس از تایید کمیته علمی سومین کنفرانس ملی مهندسی برق ایران پذیرفته شده است. کلمات کلیدی استفاده شده در این مقاله آشکار ساز فاز فرکانسPFD/فیلتر حلقه ای، اسیلاتور کنترل شده با ولتاژVCO/حلقه قفل فاز PLLs هستند. این مقاله در تاریخ 11 آبان 1395 توسط سیویلیکا نمایه سازی و منتشر شده است و تاکنون 809 بار صفحه این مقاله مشاهده شده است. در چکیده این مقاله اشاره شده است که توضیح سیویلیکا: اطلاعات مقاله طبق درخواست 41546حذف گردید.]یک مدار سیگنال مختلط PLLاست که مستلزم چالش طراحی در فرکانس بالا است. این کار طرح سیگنال مختلط حلقه قفل فاز را برای قفل فرکانس و فازسریعتر بررسی می کند. عملکرد بار الکتریکی پمپ ها بستگی به سنگینی توانایی به طور موثر دارد که ولتاژهای بالا را روی تراشه تولید می کند ؛در ... . برای دانلود فایل کامل مقاله ارزیابی مدار پمپ شارژ PLL با استفاده از تکنولوژی CMOS50 نانومتر با 7 صفحه به فرمت PDF، میتوانید از طریق بخش "دانلود فایل کامل" اقدام نمایید.