طراحی و تحلیل مدار سازنده فرکانس PLLو DLL در محدوده فرکانسی امواج
Publish place: Third National Conference on Electrical and Computer Engineering Distributed Systems and Smart Grids
Publish Year: 1395
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 422
This Paper With 7 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ELECONFK03_095
تاریخ نمایه سازی: 11 مرداد 1396
Abstract:
این مقاله طراحی جدید ی را برای سازنده فرکانس بالا و عمدتا با تمرکز در محدوده فرکانسی 60 گیگاهرتز پیشنهاد داده است. این معماری شامل یک حلقه فاز قفل شده PLL همراه با یک نوسان ساز با تزریق قفل شده ILO است. به منظور تولید پالس های باریک و کاهش نسبت ضریب نوسان ساز با تزریق قفل شده ILO ، یک حلقه تاخیر قفل شده DLL همراه با یک مولد پالس استفاده شده است. سازنده فرکانسی در فرکانس 60 گیگاهرتز و با نویز فاز ، -98 117 ، - و 128 - Hz/dBc به ترتیب در فرکانس های ، 1 10 ،و 40 مگاهرتز کار می کند. کل توان مصرفی سازنده فرکانسی که از یک منبع 1/2 ولتی تغذیه می شود برابر با 57 میلی وات است .
Keywords:
Authors
سحر صادقی
دانشگاه آزاد اسلامی یزد دانشکده برق
هادی صفدرخانی
دانشگاه یزد دانشکده برق
مراجع و منابع این Paper:
لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :