طراحی طبقه ورودی rail - to - rail با ولتاژ تغذیه کم با استفاده از سلول ترکیبی CMOS

Publish Year: 1388
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 1,166

This Paper With 6 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

ISCEE12_239

تاریخ نمایه سازی: 29 اسفند 1387

Abstract:

در این مقاله یک روش جدید برای طراحی مدار طبقه ورودی rail - to - rail ( خط به خط ) با ولتاژ تغذیه کم بر پایه سلول ترکیبی CMOS ارائه می شود. این طبقه ورودی برای شرکت در طراحی هر توپولوژی تقویت کننده با مد مشترک بالا مناسب است. برای دست یابی به ولتاژ ورودی rail - to - rail دو زوج از این سلول به طور موازی متصل شده اند. رسانایی انتقالی برای هر زوج با یک ولتاژ بایاس قابل تنظیم است. مشخصه در برابر تغییر مد مشترک ولتاژ ورودی ، ثابت و با تغییرات کم است. این پارامتر ، با اعمال مقدار مناسب ولتاژهای بایاس ، کنترل می شود. شبیه سازی HSPICE نشان میدهد که رسانایی انتقالی کل با ولتاژ تغذیه 2/5 با خطای 6% ثابت است. در نهایت با تغییر ابعاد، تحلیل پاسخ فرکانسی و توان مصرفی انجام گرفته است.

Authors

احمد شیخ ویسی

دانشگاه سیستان و بلوچستان - دانشکده مهندسی برق و کامپیوتر - گروه مهندس

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • M. Ismail and T. Fiez, Introduction toanalog VLSI, chapter 1 ...
  • M. F. Li and et al.، 0A Low-Pwer CMOS OTA ...
  • A. Nabavi, M. A. Mansouri birjandi, M. Jalali 4A New ...
  • CHangku Hwang and et al.، Universal Constant- gm Input-Stage architecture ...
  • S. Sakurai and M. Ismail, Low-Voltage CMOS Operational Amplifier: Theory, ...
  • نمایش کامل مراجع