پیاده سازی یک پیش اعوجاج ساز دیجیتالی بر روی Spartan-6 FPGA با استفاده از Xilinx System Generator

Publish Year: 1396
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 416

This Paper With 9 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

COMCONF05_598

تاریخ نمایه سازی: 21 اردیبهشت 1397

Abstract:

تقویت کننده های توان (PA) ذاتا 0 المان های غیرخطی هستند و پیش اعوجاج ساز دیجیتالی (DPD) یک روش مناسب برای خطی سازی آنها میباشد. در این مقاله یک پیش اعوجاج ساز دیجیتالی را با استفاده از ابزار Xilinx System Generator بر روی Spartan-6 FPGA پیاده سازی می کنیم. در حالت معمولی نوشتن کد زبان توصیف سخت افزاری (HDL) سیستمهای دیجیتالی بزرگ، بسیار دشوار و زمان بر میباشد در حالیکه ابزار Xilinx System Generator میتواند به صورت خودکار کد HDL (VHDL/Verilog) را تولید کند و عملا نیاز نیست طراح به صورت دستی کدی را بنویسد. از جمله مزیتهای پیاده سازی با استفاده از این ابزار نسبت به روش های معمولی و مرسوم میتوان به طراحی بهینه در محیط گرافیکی SIMULINK با استفاده از بلوکهای از پیش تعیین شده، قابلیت شبیه سازی دقیق طرح قبل از پیادهسازی عملی بر روی FPGA و از این رو کاهش قابل ملاحظه زمان مورد نیاز برای طراحی و پیاده سازی سیستم های پردازش سیگنال دیجیتال (DSP) بر روی FPGA اشاره کرد. پیش اعوجاج ساز دیجیتالی پیاده سازی شده، توسط یک سیگنال LTE با پهنای باند 5MHz تست شد و مشاهده گردید که پدیده پخش شدگی طیفی (Spectral Regrowth) حدود 15dB بهبود مییابد.

Keywords:

خطی سازی تقویت کننده توان , پیش اعوجاج ساز , FPGA , Spartan-6 , Xilinx System Generator

Authors

سبحان عبدالملکی

دانشجوی کارشناسی ارشد، دانشکده فنی مهندسی، دانشگاه محقق اردبیلی، اردبیل، ایران

جواد جاویدان

دانشجوی کارشناسی ارشد، دانشکده فنی مهندسی، دانشگاه محقق اردبیلی، اردبیل، ایران دانشیار، گروه مهندسی برق، دانشکده فنی مهندسی، دانشگاه محقق اردبیلی، اردبیل، ایران