طراحی و ساخت فرستنده و گیرندﮤ QPSK به‎کمک معماری SDR

Publish Year: 1389
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 3,250

This Paper With 10 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

CHKI01_025

تاریخ نمایه سازی: 8 دی 1388

Abstract:

این مقاله، طراحی و ساخت فرستنده و گیرنده دیجیتال با مدولاسیون شیفتِ فاز ربعی (QPSK) می‎باشد. به این منظور در پیاده سازی مدولاتور و دمدولاتور، از تراشه Xilinx XC9536 استفاده شده است، برای همزمانی کلاک های فرستنده و گیرنده از ترکیب روش‎های قفل فاز و فیدبک تصمیم‎گیری برای CR‎ و ‎STR‎ استفاده شده است. در این ساختار سعی شده تا حد امکان از بخش‎های آنالوگ مدار کاسته و بیشتر بخش‎ها به‎صورت دیجیتال و نرم‎افزاری (SDR) پیاده‎سازی شود، تا ضمن ایجاد قابلیت و امنیت بیشتر، از حجم مدار کاسته و پیاده سازی ساده تر شود. آزمایشات متعدّدی برای ارزیابی مدار بر روی فرستنده و گیرنده انجام شده است، که از مهم‎ترین آنها می‎توان به نرخ خطای بیت (BER ) و 0/01 درصد در مورد متر و فرکانس 27 مگاهرتز اشاره کرد. همچنین به‎کمک طراحی نرم‎افزاری، به نرخ متغیر ارسال داده و قابل تنظیم منجر شده است

Authors

سیدعابد حسینی

کارشناس ارشد مهندسی پزشکی گرایش بیوالکتریک، عضو باشگاه پژوهشگران جوا

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • بروس کارسون، پل کریلی، جانت راتلج، "سیستم‌های مخابراتی مقدمه‌ای بر ...
  • بهزاد رضوی، "میکرو الکترونیک، "RF ترجمه داریوش شیری، موسسه علمی ...
  • سیدعابد حسینی، محمدابراهیم راسخ‌افشار، "طراحی و ساخت فرستنده و گیرنده ...
  • P. Zicari, E. Sciagura, S. Perri, P. Corsonello, _ Programmable ...
  • K.W. Hamed, Y.M.M. Antar, P. Frank, D. Sawatzky, _ High-Bit ...
  • G.C. Cardarilli, A. Del-Re, M. Re, L. Simone, "Optimized QPSK ...
  • H. Wei, S. Ming, Z. Hui, "Optimal Design and Simulation ...
  • Software _ _ _ of the 3" Intenaion _ «» ...
  • _ _ _ _ _ _ pp. 2075 - 2078, ...
  • A. Awawadeh, S.S.U. Chander, A. Kichenaradjo, M.A. Soderstrand, :Hardware Efficient ...
  • K.H. Lee, S.C. Jung, H.J. Choi, ":A Novel Digital Lock ...
  • X. Liu, A.N. Willson, A.N. Jr, _ New Interpolated Symbol ...
  • L. Zhang, _ S ynchronization Techniques for High Efficiency Coded ...
  • K. Feher, _ Digital Communic ations Modulation and Spread Spectrum ...
  • S. Rappaport, ،Wireless C ommunications Principles and Practice", Prentice-Hall, 1996. ...
  • S. Hinedi, W.C. Lindsey, "InterSymbol Interference Effects on BPSK and ...
  • Y. Linn, _ S elf-Normal izing Symbol S ynchronization Lock ...
  • S. Bellini, C. Molinari, G. Tartara, "Digital Frequency Estimation in ...
  • M.K. Simon, _ the Bit-Error Probability of Differentially encoded QPSK ...
  • http://www. S emiconductos .philips.com ...
  • نمایش کامل مراجع