طراحی و پیاده سازی یک رگولاتور ولتاژ با افت کم و خروجی تثبیت شده با استفاده از راهکار تغذیه بدنه
Publish Year: 1396
نوع سند: مقاله ژورنالی
زبان: Persian
View: 357
This Paper With 9 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
JR_JCEJ-7-24_005
تاریخ نمایه سازی: 5 خرداد 1398
Abstract:
در این مقاله، طراحی و پیاده سازی رگولاتورهای ولتاژ با افت کم و تغییرات خروجی بسیار کوچک را با استفاده از راهکارهای نوینی به انجام رسانیده ایم. در ساختار مداری رگولاتور، برای اولین بار از دو راهکار تغذیه بدنه و استفاده از مرجع ولتاژ متغیر استفاده شده است. تغذیه اثر بدنه، با هدف افزایش هر چه بیشتر بهره حلقه رگولاسیون و استفاده از مرجع ولتاژ متغیر، با هدف تثبیت بیشتر ولتاژ خروجی و افزایش نسبت حذف منبع تغذیه (PSRR) انجام شده است. از نکات حایز اهمیت دیگر در این مقاله، پیادهسازی تقویت کننده خطا به کمک سه تقویت کننده عملیاتی تک سر و با ورودی pMOS است که به افزایش قابل توجه دقت حلقه رگولاسیون می انجامد. مقدار PSRR بدست آمده برابر با 46dB در فرکانس 1KHz است. ولتاژ ورودی می تواند در بین 1.8V تا 2.5V تغییر کند و ولتاژ خروجی تثبیت شده، برابر با 1.6V است. حداکثر میزان ریپل ولتاژ خروجی برابر با 1mV است که معادل با 0.03% میباشد. بار اهمی خروجی، برابر با 20W و بار خازنی متوسط برابر با 100pF است. حداکثر جریان خروجی به ازای امپدانس خروجی مورد نظر و ولتاژ افت 0.2V برابر با 80mA است.
Keywords:
رگولاتور ولتاژ با افت کم , نسبت حذف مد مشترک , اثر بدنه و ولتاژ مرجع
Authors
وحید دهیده
دانشجوی ارشد دانشگاه آزاد واحد بوشهر
حامد امین زاده
هییت علمی دانشگاه پیام نور تهران
عبدالرسول قاسمی
دانشگاه آزاد اسلامی واحد بوشهر
مراجع و منابع این Paper:
لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :