طراحی و پیاده سازی تستر راداری مبتنی بر رادیو نرم افزار

Publish Year: 1399
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 605

This Paper With 9 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

ELCM03_076

تاریخ نمایه سازی: 18 آذر 1399

Abstract:

کاربرد اصلی رادارهای پالس داپلر پردازش و استخراج سرعت و فاصله هدف است، سنجشگر و شبیه سازهای راداری برای ارزیابی کارآیی و اطمینان از صحت عملکرد این نوع رادار و جلوگیری از افزایش هزینه های عملیاتی در دهه اخیر بیش از پیش مورد توجه قرارگرفته اند. عملکرد این شبیه سازها می تواند شامل شبیه سازی اهداف، تأثیرات اختلالات محیطی و غیره باشد. یکی از بهترین راه ها برای تست عملکرد سیستم های راداری تزریق سیگنال تست به طبقات مختلف آن است. در رادارهای پالس داپلر با تزریق سیگنال RF همدوس، از طریق آنتن میتوان کل سیستم راداری را مورد ارزیابی قرارداد. در فناوری DRFM (Digital Radio Frequency Memory) با دریافت سیگنال RF رادار می توان سیگنال همدوس دلخواه را تولید نمود. DRFM متشکل از پنج بخش اصلی، مبدل های پایین آورنده فرکانس، مبدل آنالوگ به دیجیتال، حافظه دیجیتال، مبدل دیجیتال به آنالوگ و مبدل های بالابرنده فرکانس است. حافظه دیجیتال را می توان با استفاده از بردهای پردازشی FPGA پیاده سازی کرد و در قسمت های آنالوگ آن برای انعطاف پذیری بیشتر از بستر SDR (Software Defined Radio) استفاده نمود. در این مقاله به پیاده سازی سنجشگر راداری پرداخته می شود، که با ترکیب تراشه های AD9361 و FPGA، امکان تولید اهداف بافاصله و سرعت کاذب نسبت به رادار فراهم می نماید.

Keywords:

پالس داپلر , سنجشگر راداری , رادیو نرمافزار , حافظه فرکانس رادیویی دیجیتال

Authors

منوچهر پژوهی

دانشجوی کارشناسی ارشد، دانشگاه جامع امام حسین (ع) تهران

احمدرضا امین

استادیار، دانشگاه جامع امام حسین (ع)

مرتضی سپهوند

استادیار، دانشگاه جامع امام حسین (ع)