طراحی یک مدار نمونه بردار و نگهدار CMOS با خطای نگهداری کوچک و توان مصرفی پایین
Publish place: 17th Iran"s Electrical Engineering Student Conference
Publish Year: 1393
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 203
This Paper With 6 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ISCEE17_129
تاریخ نمایه سازی: 28 بهمن 1401
Abstract:
در این مقاله به معرفی یک مدار نمونه بردار و نگهدار با ساختار تمام تفاضلی با خطای نگهداری کم و توان مصرفی پایین با استفاده از تکنولوژی ۰.۱۸µm CMOS می پردازیم . ویژگی مهم ادوات CMOS، مصونیت نویز بالا و توان مصرفی استاتیک پایین می باشد. این طراحی تحت ولتاژ تغذیه ± ۰.۷۵V ، فرکانس نمونه برداری ۲۰۰MHz و فرکانس ورودی ۵۰MHz صورت گرفته است . نتایج بدست آمده، توان مصرفی ۳۵۷µW و خطای نگهداری کوچک تر از ۰.۳mV می باشد که توان به میزان ۱/۱۳ یا ۹۳ درصد نسبت به مرجع ]۳[ کاهش یافته و خطای نگهداری از ۰.۸mV به ۰.۳mv کوچک شده است .
Keywords:
Authors
پریسا نکوئی
موسسه آموزش عالی غیرانتفاعی جهاددانشگاهی استان اصفهان، گروه برق-الکترونیک
مهدی دولتشاهی
استادیار دانشکده مهندسی برق، دانشگاه آزاد اسلامی واحد نجف آباد