سیویلیکا را در شبکه های اجتماعی دنبال نمایید.

طراحی اسیلاتورکنترل شده با ولتاژبااستفاده از سلف فعال و با قابلیت تنظیم گسترده

Publish Year: 1402
Type: Conference paper
Language: Persian
View: 244

This Paper With 8 Page And PDF Format Ready To Download

Export:

Link to this Paper:

Document National Code:

ICECM06_090

Index date: 1 August 2023

طراحی اسیلاتورکنترل شده با ولتاژبااستفاده از سلف فعال و با قابلیت تنظیم گسترده abstract

در این مقاله یک اسیلاتور کنترل شده با ولتاژبااستفاده از یک سلف فعالی که دارای قابلیت تنظیم پذیریگسترده ای هست ارائه شده است. دراین اسیلاتور فرکانس مرکزی از تنظیم سلف فعال بدست می آید.مدار طراحی شده با استفاده از نرم افزار کیدنس در تکنولوژی CMOS ۰.۱۸um شبیه سازی شده است. فرکانس خروجی از ۱۲۰MHz تا ۲GHz قابل تنظیم است. نتایج حاصل شده نشان گر قابلیت تنظیم بالای فرکانس خروجی (۹۴%) می باشد. رنج تغییرات نویزفازاین مدار از ۸۰- تا ۹۰dBc/Hz در فرکانس آفست ۱MHz می باشد. توان مصرفی مدار با تغذیه ۱.۸ ولتی برابر ۷mW می باشد.

طراحی اسیلاتورکنترل شده با ولتاژبااستفاده از سلف فعال و با قابلیت تنظیم گسترده Keywords:

اسیلاتور کنترل شده با ولتاژ , سلف فعال , نویز فاز , توان خروجی , قابلیت تنظیم فرکانس خروجی

طراحی اسیلاتورکنترل شده با ولتاژبااستفاده از سلف فعال و با قابلیت تنظیم گسترده authors

حجت بابایی کیا

استادیار موسسه آموزش عالی علم وفن ارومیه، ارومیه ، ایران

مقاله فارسی "طراحی اسیلاتورکنترل شده با ولتاژبااستفاده از سلف فعال و با قابلیت تنظیم گسترده" توسط حجت بابایی کیا، استادیار موسسه آموزش عالی علم وفن ارومیه، ارومیه ، ایران نوشته شده و در سال 1402 پس از تایید کمیته علمی ششمین کنفرانس بین المللی پژوهش های نوین در مهندسی برق، کامپیوتر، مکانیک و مکاترونیک در ایران و جهان اسلام پذیرفته شده است. کلمات کلیدی استفاده شده در این مقاله اسیلاتور کنترل شده با ولتاژ، سلف فعال، نویز فاز، توان خروجی، قابلیت تنظیم فرکانس خروجی هستند. این مقاله در تاریخ 10 مرداد 1402 توسط سیویلیکا نمایه سازی و منتشر شده است و تاکنون 244 بار صفحه این مقاله مشاهده شده است. در چکیده این مقاله اشاره شده است که در این مقاله یک اسیلاتور کنترل شده با ولتاژبااستفاده از یک سلف فعالی که دارای قابلیت تنظیم پذیریگسترده ای هست ارائه شده است. دراین اسیلاتور فرکانس مرکزی از تنظیم سلف فعال بدست می آید.مدار طراحی شده با استفاده از نرم افزار کیدنس در تکنولوژی CMOS ۰.۱۸um شبیه سازی شده است. فرکانس خروجی از ۱۲۰MHz تا ۲GHz قابل تنظیم است. نتایج ... . برای دانلود فایل کامل مقاله طراحی اسیلاتورکنترل شده با ولتاژبااستفاده از سلف فعال و با قابلیت تنظیم گسترده با 8 صفحه به فرمت PDF، میتوانید از طریق بخش "دانلود فایل کامل" اقدام نمایید.