سیویلیکا را در شبکه های اجتماعی دنبال نمایید.

شبیه سازی توان پایین یک سلول مدار تمام جمع کننده CMOS یک بیتی

Publish Year: 1402
Type: Conference paper
Language: Persian
View: 198

This Paper With 9 Page And PDF Format Ready To Download

Export:

Link to this Paper:

Document National Code:

EITCONF02_013

Index date: 25 September 2023

شبیه سازی توان پایین یک سلول مدار تمام جمع کننده CMOS یک بیتی abstract

مدار تمام جمع کننده در مدارهای منطقی برای محاسبات دیجیتالی استفاده میشود، سرعت و مصرف توان پارامترهای اساسی در این مدارها است، به همین دلیل پروسه ساخت مدارهای دیجیتال با کاهش مصرف توان و افزایش سرعت در تمام جمع کننده ها تحت تاثیر قرار میگیرد. تمام جمع کننده ی توان پایین بر پایه ی مبدل CMOS قرار داده شده است و با ساختار درختی برای مدارهای محاسباتی با کیفیت بالا به کار میروند. در این مقاله از ساختار شبیه سازی آبشاری استفاده خواهد شد، تا تمام جمع کننده ها را در چنین محیطی بسنجد. مدارهای مطالعه شده از لحاظ بازده انرژی، با استفاده از تکنیک پردازش ۱۸/۰ µm, CMOSبهینه شده اند. به همین خاطر تمام جمع کننده ی پیشنهادی، منطق نوسانی خوب و خروجی های بهینه ای را نشان میدهد.

شبیه سازی توان پایین یک سلول مدار تمام جمع کننده CMOS یک بیتی Keywords:

شبیه سازی توان پایین یک سلول مدار تمام جمع کننده CMOS یک بیتی authors

مهبد زمانپور

دانشجوی کارشناسی تکنولوژی الکترونیک، دانشگاه فنی و حرفه ای پسران چمران رشت

مصطفی خشنود

دکتری برق، الکترونیک، مدرس دانشگاه چمران رشت

مقاله فارسی "شبیه سازی توان پایین یک سلول مدار تمام جمع کننده CMOS یک بیتی" توسط مهبد زمانپور، دانشجوی کارشناسی تکنولوژی الکترونیک، دانشگاه فنی و حرفه ای پسران چمران رشت؛ مصطفی خشنود، دکتری برق، الکترونیک، مدرس دانشگاه چمران رشت نوشته شده و در سال 1402 پس از تایید کمیته علمی دومین کنفرانس بین المللی پیشرفت های اخیر در مهندسی، نوآوری و تکنولوژی پذیرفته شده است. کلمات کلیدی استفاده شده در این مقاله تمام جمع کننده، CMOS، شبیه سازی، LNA و اسیلاتور هستند. این مقاله در تاریخ 3 مهر 1402 توسط سیویلیکا نمایه سازی و منتشر شده است و تاکنون 198 بار صفحه این مقاله مشاهده شده است. در چکیده این مقاله اشاره شده است که مدار تمام جمع کننده در مدارهای منطقی برای محاسبات دیجیتالی استفاده میشود، سرعت و مصرف توان پارامترهای اساسی در این مدارها است، به همین دلیل پروسه ساخت مدارهای دیجیتال با کاهش مصرف توان و افزایش سرعت در تمام جمع کننده ها تحت تاثیر قرار میگیرد. تمام جمع کننده ی توان پایین بر پایه ی مبدل CMOS قرار داده شده است ... . برای دانلود فایل کامل مقاله شبیه سازی توان پایین یک سلول مدار تمام جمع کننده CMOS یک بیتی با 9 صفحه به فرمت PDF، میتوانید از طریق بخش "دانلود فایل کامل" اقدام نمایید.