طراحی و پیاده سازی مدولاتور تست زنجیره دریافت ایستگاه زمینی ماهواره
Publish place: Electronics Industries Quarterly، Vol: 3، Issue: 1
Publish Year: 1391
Type: Journal paper
Language: Persian
View: 162
This Paper With 12 Page And PDF Format Ready To Download
- Certificate
- I'm the author of the paper
Export:
Document National Code:
JR_SAIRAN-3-1_003
Index date: 31 October 2023
طراحی و پیاده سازی مدولاتور تست زنجیره دریافت ایستگاه زمینی ماهواره abstract
این مقاله نتیجه کی کار پژوهشی است که به طراحی و ساخت یک مدولاتور QPSK با نرخ بیت متغیر جهت تست زنجیره دریافت ایستگاه زمینی ماهواره های سنجش از دور می پردازد. طراحی مدولاتور بگونه ای انجام شده است که کاربر توانایی فعال یا غیر فعال کردن کدینگ گری و دیفرانسیل را داشته باشد, از سوی دیگر بتواند نرخ بیت ارسالی را تغ ییر دهد و همچنین شیفت داپلر و سطح توان را به میزان دلخواه به سیگنال خروجی اعمال نماید. و در ادامه فیلترمنطبق را مطابق با نیاز از دو نوع فیلتر موجود انتخاب کند.طراحی برای نرخ بیت تا ۱۰۵Mbps و فرکانس IF به مقدار ۷۲۰MHz انجام گرفته است، نتایج حاصل از شبیه سازی نرم افزاری، شبیه سازی و سنتز سخت افزاری و پیاده سازی جهت مقایسه آورده شده است.
طراحی و پیاده سازی مدولاتور تست زنجیره دریافت ایستگاه زمینی ماهواره Keywords:
طراحی و پیاده سازی مدولاتور تست زنجیره دریافت ایستگاه زمینی ماهواره authors