سیویلیکا را در شبکه های اجتماعی دنبال نمایید.

ارائه ساختاری نو برای طراحی و پیاده سازی رله اضافه جریان بوسیله FPGA

Publish Year: 1383
Type: Conference paper
Language: Persian
View: 1,751

This Paper With 8 Page And PDF Format Ready To Download

Export:

Link to this Paper:

Document National Code:

PSC19_025

Index date: 3 December 2006

ارائه ساختاری نو برای طراحی و پیاده سازی رله اضافه جریان بوسیله FPGA abstract

با توسعه روزافزون فن آوری میکروالکترونیک در طی سالیان اخیر، فن آوری مدارات مجتمع 1 FPGA رشد چشمگیری پیدا کرده است . توانائیها و ویژگیهای این فن آوری سبب کاربرد وسیع FPGA در صنایع امروزی گردیده است . از اینرو در این مقاله ساختار جدیدی برای طراحی و FPGA پیاده سازی یک رله اضافه جریان بوسیله سخت افزار ارائه شده است . قابلیت مدار پیشنهادی، تخمین دامنه و فاز سیگنال الکتریکی با سرعت بالا و تخمین صحیح در شرایط نویزی و هارمونیکی می باشد . در این طرح با انجام محاسبات ریاضی بوسیله FPGA ، از بار نرم افزاری واحد پردازشگر کاسته شده و می توان بوسیله یک میکروکنترلر ساده نسبت به انجام سایر وظایف جانبی یک رله حفاظتی اقدام نمود . همچنین از دیگر ویژگیهای طرح پیشنهادی کاهش ابعاد رله حفاظتی و افزایش قابلیت اطمینان آن می باشد . نتایج شبیه سازی نیز دلالت بر دقت و اطمینان پذیری طرح معرفی شده دارد

ارائه ساختاری نو برای طراحی و پیاده سازی رله اضافه جریان بوسیله FPGA Keywords:

ارائه ساختاری نو برای طراحی و پیاده سازی رله اضافه جریان بوسیله FPGA authors

حسین ایمان عینی

گروه مهندسی برق و کامپیوتر، دانشکده فنی، دانشگاه تهران

مجید صنایع پسند

گروه مهندسی برق و کامپیوتر، دانشکده فنی، دانشگاه تهران

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
ارائه ساختاری نو برای طراحی و پیاده‌سازی رله اضافه جریان ... [مقاله کنفرانسی]
Zhang Guiqing, Feng Tao, Wang Jianhua, Zhang Hang, Xu Hong, ...
M.A. Manzoul, "Over current Relay On a FPGA chip", Micro ...
M.A. Manzoul, "Multi function Relay _ FPGA", Microelectron _ Reliablity. ...
T. Johns, S. K. Salman, "Digital Protection for Power Systems", ...
G. Benmouyal, M. Meisinger, "IEEE standard Inverse- Time characteri stic ...
C.A. Kramer, W.A. Elmore, "Flexible Inverse Overcurrent Relaying using a ...
نمایش کامل مراجع

مقاله فارسی "ارائه ساختاری نو برای طراحی و پیاده سازی رله اضافه جریان بوسیله FPGA" توسط حسین ایمان عینی، گروه مهندسی برق و کامپیوتر، دانشکده فنی، دانشگاه تهران؛ مجید صنایع پسند، گروه مهندسی برق و کامپیوتر، دانشکده فنی، دانشگاه تهران نوشته شده و در سال 1383 پس از تایید کمیته علمی نوزدهمین کنفرانس بین المللی برق پذیرفته شده است. کلمات کلیدی استفاده شده در این مقاله رله اضافه جریان، حفاظت دیجیتال، مدارات مجتمع FPGA هستند. این مقاله در تاریخ 12 آذر 1385 توسط سیویلیکا نمایه سازی و منتشر شده است و تاکنون 1751 بار صفحه این مقاله مشاهده شده است. در چکیده این مقاله اشاره شده است که با توسعه روزافزون فن آوری میکروالکترونیک در طی سالیان اخیر، فن آوری مدارات مجتمع 1 FPGA رشد چشمگیری پیدا کرده است . توانائیها و ویژگیهای این فن آوری سبب کاربرد وسیع FPGA در صنایع امروزی گردیده است . از اینرو در این مقاله ساختار جدیدی برای طراحی و FPGA پیاده سازی یک رله اضافه جریان بوسیله سخت افزار ارائه شده ... . برای دانلود فایل کامل مقاله ارائه ساختاری نو برای طراحی و پیاده سازی رله اضافه جریان بوسیله FPGA با 8 صفحه به فرمت PDF، میتوانید از طریق بخش "دانلود فایل کامل" اقدام نمایید.