سیویلیکا را در شبکه های اجتماعی دنبال نمایید.

طراحی و شبیه سازی نوسان گر حلقوی تفاضلی چهار طبقه با نویز فاز و گستره فرکانسی بهبود یافته

Publish Year: 1403
Type: Conference paper
Language: Persian
View: 33

This Paper With 6 Page And PDF Format Ready To Download

Export:

Link to this Paper:

Document National Code:

ICS19_031

Index date: 1 March 2025

طراحی و شبیه سازی نوسان گر حلقوی تفاضلی چهار طبقه با نویز فاز و گستره فرکانسی بهبود یافته abstract

این مقاله یک نوسان گر تفاضلی جدید با نویز فاز پایین و گستره فرکانسی بالا ارائه می دهد که متشکل از چهار سلول تاخیر تفاضلی اصلاح شده است. در مدار پیشنهاد شده تکنیکی برای بهبود نویزفاز و گستره فرکانسی آن معرفی می شود. در سلول تاخیر نوسان گر پیشنهاد شده، دو ترانزیستور دنباله NMOS و PMOS وجود دارد که نوع NMOS با ولتاژ کنترلی و نوع PMOS با ولتاژ درین سورس ترانزیستور دنباله دیگر کنترل می شود. در حقیقت گیت ترانزیستور دنباله PMOS به درین ترانزیستور NMOS وصل شده است که این امکان فراهم شده است که سلول بدون نیاز به منبع ولتاژ بایاس مجزا برای ترانزیستور دنباله نوع p ، جریان سایر ترانزیستورهای سلول را کنترل نموده و شرایط نوسان را فراهم نماید. نوسان گر طراحی شده قادر است از فرکانس های MHz ۲۱۱ تا GHz ۳۵/۱ نوسان کند. از اینرو از گستره فرکانسی بالایی برخوردار است. نوسان گر پیشنهادی در تکنولوژی µm CMOS ۱۸/۰ و با نرم افزار کیدنس شبیه سازی شده است. بر اساس نتایج شبیه سازی، نویز فاز نوسان گر پیشنهاد شده در فاصله فرکانسی MHz ۱ از فرکانس مرکزی برابر dBc/Hz ۸۶/۹۶- به دست آمده است.

طراحی و شبیه سازی نوسان گر حلقوی تفاضلی چهار طبقه با نویز فاز و گستره فرکانسی بهبود یافته authors

سمیه زارعی دهنوی

دانشگاه صنعتی سیرجان

محمدجعفر همتی

دانشگاه صنعتی سیرجان

مقاله فارسی "طراحی و شبیه سازی نوسان گر حلقوی تفاضلی چهار طبقه با نویز فاز و گستره فرکانسی بهبود یافته" توسط سمیه زارعی دهنوی، دانشگاه صنعتی سیرجان؛ محمدجعفر همتی، دانشگاه صنعتی سیرجان نوشته شده و در سال 1403 پس از تایید کمیته علمی نوزدهمین کنفرانس سیستم های هوشمند ایران پذیرفته شده است. کلمات کلیدی استفاده شده در این مقاله هستند. این مقاله در تاریخ 11 اسفند 1403 توسط سیویلیکا نمایه سازی و منتشر شده است و تاکنون 33 بار صفحه این مقاله مشاهده شده است. در چکیده این مقاله اشاره شده است که این مقاله یک نوسان گر تفاضلی جدید با نویز فاز پایین و گستره فرکانسی بالا ارائه می دهد که متشکل از چهار سلول تاخیر تفاضلی اصلاح شده است. در مدار پیشنهاد شده تکنیکی برای بهبود نویزفاز و گستره فرکانسی آن معرفی می شود. در سلول تاخیر نوسان گر پیشنهاد شده، دو ترانزیستور دنباله NMOS و PMOS وجود دارد که نوع ... . برای دانلود فایل کامل مقاله طراحی و شبیه سازی نوسان گر حلقوی تفاضلی چهار طبقه با نویز فاز و گستره فرکانسی بهبود یافته با 6 صفحه به فرمت PDF، میتوانید از طریق بخش "دانلود فایل کامل" اقدام نمایید.