بررسی و مقایسه انواع حافظه SRAMطراحی شده برای کاربردهای با توان مصرفی پایین

Publish Year: 1393
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 878

This Paper With 8 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

AEBSCONF01_610

تاریخ نمایه سازی: 6 آبان 1393

Abstract:

امروزه با توسعه تکنولوژی ساخت افزارهای نیمه هادی ،پارامترهای سرعت و توان مصرفی نقش مهمی در افزایش قابلیت و سرعت دستگاه های الکترونیکی ایفا می کنند.چرا که تراشه های الکترونیکی با سرعت بالا و توان مصرفی پایین همواره مورد توجه صنایع نظامی و تحقیقاتی و تجاری قرار گرفته است .دانشمندان زبده و طراحان تراشه در شرکت های ساخته تراشه از جمله اینتل ،آی بی ام و سیلترا تمامی فعالیت خود را در جهت ساخت تراشه هایی با سرعت و قابلیت بالا و توان مصرفی پایین پیش برده اند.سیستم های الکترونیکی از دو بخش آنالوگ و دیجیتال تشکیل شده اند . سیستم های دیجیتال بزرگتر و حجیم تر بنابراین در رقابت طراحی سرنوشت سازتر می باشند.در طراحی سیستم های دیجیتال پارامترهای متعددی از جمله کارایی تراشه(performance)،توان مصرفی ،جریان نشتیو ولتاژ تغذیه از اهمیت قابل توجهی برخوردار است.ازسوی دیگر ،حافظه های SRAM،یک بخش مهم بررویمدارات SOCs هستند . این نوع حافظه ها نیازمند بازخوانی اطلاعات نیستند بنابراین سرعت آنها به مراتب از حافظه های دینامیک بیشتر است.بنابراین حاظه های استاتیک سریع و گران هستند.از حافظه های static به منظور ایجاد حافظه های Cache ریزپردازنده(حساس به سرعت)استفاده می شود.حافظه های SRAM بخش عمده ای از توان مصرفی (در حدود 45درصد ) را در سیستم های کامپیوتری اتلاف می نمایند.از این رودر طراحی SRAM باید این موضوع را مد نظرداشت و از تکنیک های کاهش توان مصرفی استفاده نمود.در این مقاله ، ابتدا سلول های متنوعی که تا به امروز برای حافظه SRAM طراحی و پیشنهاد شده اند ، از نظرمصرف توان و پایداری ، بررسی شده و چالش های موجود دراین سلول ها بیان شده است.سپس توان مصرفی سلول های طراحی شده در تکنولوژی های مختلف مورد بررسی قرار گرفته است.

Authors

محسن دولت آبادی

دانشگاه آزاد اسلامی واحد علوم و تحقیقات واحد یزد،ایران

محمد جعفر تقی زاده مرودست

دانشگاه آزاد اسلامی واحد میبد،یزد،ایران

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • Baker .M, Jacob Abraham, (2012), "A reduced voltage swing circuit ...
  • B. Zhai D. Blaauw, D. Sylvester, S. Hanson, (Feb. 2007), ...
  • c. Bipul, (2006) , "Design and VLSI Imp lementation of ...
  • C .Zhang, (2005) "Techniques For Low Power Analog, Digital and ...
  • GM. Sreerama reddy, (2009), Design and VLSI Imp lementation of ...
  • .Suganthi, N.Kumaresan, K.Anbarasi(20 12), " Design of Low Power Zigzag ...
  • Kr. Shukla, March(2011), "ANove Scheme For Low-Power SRAM using Active-DRG ...
  • K. Daeyeon, (2011), :A 1.85fW/bit _ Low Leakage 10T SRAM ...
  • m. Pattnaik, R.K.Singh, (20 10), " ANALYSIS OF THE DAT ...
  • Sheng Lin, Yong-Bin Kim and Fabrizio Lombardi, (2008)" A 32nm ...
  • Sheng.Lin , (2008), "A low leakage 9T SRAM Cell for ...
  • نمایش کامل مراجع