سیویلیکا را در شبکه های اجتماعی دنبال نمایید.

طراحی یک نمونه بردار و نگهدارنده دقیق به کمک تقویت کننده سو ییچ شونده

Publish Year: 1387
Type: Conference paper
Language: Persian
View: 2,004

This Paper With 6 Page And PDF Format Ready To Download

Export:

Link to this Paper:

Document National Code:

ICEE16_291

Index date: 25 February 2008

طراحی یک نمونه بردار و نگهدارنده دقیق به کمک تقویت کننده سو ییچ شونده abstract

با استفاده از یک تقویت کننده عملیاتی سوئیچ شونده یک نمونه بردار دقیق و سریع طراحی شده است. ویژگی خاص این نمونه بردار آن است که با طراحی ابعاد و جریان dc ترانزیستورها سویچ در خروجی، با تزریقی عناصر سوئیچ شونده خنثی می شود. در اینجا برای کاهش و مقابله با بار تزریقی ناخواسته ناشی از سیگنال ساعت، ترانزیستورهای خروجی با واسطه از طریق سوس سوئیچ می شوند. ولتاژ کار مدار 2/6 ولت و فرکانس ساعت 1MHz است. خطا برای ورودی با دامنه یک ولت پیک تا پیک در فرکانس 20KHz کمتر از 0.25mv و در فرکانس 100KHz برابر با 0.6mv است. نتایج شبیه سازی نشان می دهند سطح توان هارمونی دوم در فرکانس ورودی 20KHz 20KHz و در فرکانس 100KHz 72.5db کمتر از هارمونی اصلی است. شبیه سازی در تکنولوژی CMOS و 0/25μm انجام شده است.

طراحی یک نمونه بردار و نگهدارنده دقیق به کمک تقویت کننده سو ییچ شونده Keywords:

طراحی یک نمونه بردار و نگهدارنده دقیق به کمک تقویت کننده سو ییچ شونده authors

محمد رشتیان

دانشگاه آزاد اسلامی واحد علوم و تحقیقات دانشکده صنعت هواپیمایی کشور

امید هاشمی پور

دانشگاه شهید بهشتی دانشکده مهندسی برق و کامپیوتر

کیوان ناوی

دانشگاه شهید بهشتی دانشکده مهندسی برق و کامپیوتر

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
Tsung-Sum Lee, and Chi-Chang _ A 1.5-V 50-MHz Pseu dodifferential ...
B .Razavi .Principle of Data Conversion System Design, New York, ...
P. J. Lim and B. A. Wooley, 4A high-speed sample-and- ...
M. J. Chen, Y. Gu, J. Huang, W. Shen, T. ...
hold circuit, ? IEEE Trans. Circuits Syst. I, Fundam. Theory ...
G. C. Temnes, Y. Huang, and P. F. Ferguson Jr., ...
Andrea Boni, Andrea Pierazzi and Carlo Morandi, 46A 10-b 185-MS/s ...
J. H. Hall and D. G. Nairn, 46A 100-mW 10-bit ...
L. Dai and R. Harjani, ،4CMOS switch ed- op-amp-based sample-andh ...
B. J. Sheu and Chenming Hu, _ , Switch -Induced ...
Phillip E.Allen., Douglas R.Holberg., CMOS AnalogCircuit Design. , Second Edition., ...
Gordan W.Roberts *Calculation Distortion levels In Samp eled-Data Circuits Using ...
نمایش کامل مراجع

مقاله فارسی "طراحی یک نمونه بردار و نگهدارنده دقیق به کمک تقویت کننده سو ییچ شونده" توسط محمد رشتیان، دانشگاه آزاد اسلامی واحد علوم و تحقیقات دانشکده صنعت هواپیمایی کشور؛ امید هاشمی پور، دانشگاه شهید بهشتی دانشکده مهندسی برق و کامپیوتر؛ کیوان ناوی، دانشگاه شهید بهشتی دانشکده مهندسی برق و کامپیوتر نوشته شده و در سال 1387 پس از تایید کمیته علمی شانزدهمین کنفرانس مهندسی برق ایران پذیرفته شده است. کلمات کلیدی استفاده شده در این مقاله سوییچ آپ مپ ، نمونه بردار ، charge injection, sample and hold, clock-feed through هستند. این مقاله در تاریخ 6 اسفند 1386 توسط سیویلیکا نمایه سازی و منتشر شده است و تاکنون 2004 بار صفحه این مقاله مشاهده شده است. در چکیده این مقاله اشاره شده است که با استفاده از یک تقویت کننده عملیاتی سوئیچ شونده یک نمونه بردار دقیق و سریع طراحی شده است. ویژگی خاص این نمونه بردار آن است که با طراحی ابعاد و جریان dc ترانزیستورها سویچ در خروجی، با تزریقی عناصر سوئیچ شونده خنثی می شود. در اینجا برای کاهش و مقابله با بار تزریقی ناخواسته ناشی از سیگنال ساعت، ترانزیستورهای خروجی ... . برای دانلود فایل کامل مقاله طراحی یک نمونه بردار و نگهدارنده دقیق به کمک تقویت کننده سو ییچ شونده با 6 صفحه به فرمت PDF، میتوانید از طریق بخش "دانلود فایل کامل" اقدام نمایید.