طراحی همبندی مثلث محاطی در مثلت سرپینسکی برای شبکه روی تراشه

Publish Year: 1395
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 496

This Paper With 7 Page And PDF and WORD Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

ICELE01_133

تاریخ نمایه سازی: 21 شهریور 1395

Abstract:

دراین مقاله همبندی (topology) جدیدی به نام مثلث محاطی در مثلث سرپینسکی برای شبکه روی تراشه معرفی شده است. این همبندی با چهار همبندی مطرح Mesh, Torus, HyperCube, Spidergon در حالت 2 بعدی با بیش از 40 گره مقایسه شده اند و می تواند کاملا جایگزین همبندی Mesh که امروزه در بسیاری از پردازنده ها بکار می رود، بشود. این همبندی علی رغم پیچیدگی که نسبت به همبندی های دیگر دارد؛ دارای مزیت هایی نسبت به HyperCube و Spidergon دارد که به ترتیب دارای قطر کمتر و تعداد اتصالات کمتر است. در همبندی پیشنهادی قطر به میزان 45 درصد نسبت به Mesh و Spidergon ، تعداد اتصالات حدود 54 درصد نسبت به HyperCube بهتر شده است.

Authors

علیرضا نویدی

دانشجو مقطع کارشناسی ارشد، دانشگاه آزاد اسلامی، واحد تهران مرکزی، دپارتمان مهندسی برق

رضا صباغی ندوشن

دانشیار دانشگاه آزاد اسلامی، واحد تهران مرکزی، دپارتمان مهندسی برق

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • A.Chaurasia and V.Sehgal, :Optimal buffer-size by Synthetic Self-similar traces for ...
  • Y. Xue, Z. Qian, P. Bogdan, F. Ye, and C.-Y. ...
  • L.Bononi and N.Concer, :Simulation and Analysis of Network on Chip ...
  • Ring, Spidergon and 2D Mesh", Proceedings of the Design Automation ...
  • Benini L, Micheli GD (2002) Networks on chip: a ne ...
  • P.P. Pande, C. Grecu, M. Jones, A. Ivanov and R. ...
  • ":Performance Evaluation and Design Trade-Offs for Networkon- Chip Interconnect Architectures ...
  • W.J. Dally and B. Towles, "Route Packets, Not Wires: On-Chip ...
  • J.Duato, S .Yalamanchili, and L.Ni, Interc onnection Networks, An Engineering ...
  • Ogras UY, Marculescu (2005) Application- specific network- on-chip architecture customization ...
  • R.Sabbaghi-, M.Modarressi, H.Sarbazi _ 2D digraph-based NoCs: attractive alternatives to ...
  • نمایش کامل مراجع