FPGA Implementation of 1024-bit Modular Processor For RSA Cryptosystem
Publish place: 12th Iranian Conference on Electric Engineering
Publish Year: 1383
نوع سند: مقاله کنفرانسی
زبان: English
View: 2,462
This Paper With 6 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEE12_147
تاریخ نمایه سازی: 13 مهر 1387
Abstract:
In this paper, a hardware implementation of the RSA algorithm for public key cryptography is presented. The algorithm is dependent on the computation of modular exponentials. We have implemented our design on FPGA (Field Programmable Gate Array) and tested it.
We used a Xilinx evaluation board as our FPGA target with 200000 typical gates. The ASIC technology we used is 0.25um. As a result, it is shown that the processor can perform 1024-bit RSA operation in less than 37ms at 60MHz.
Keywords:
Authors
Baabak Mohammadian
Tarbiart Modares University
Mojtaba Lotfizad
Tarbiart Modares University
Mahdi Ehsani Nick
Tehran University
Mohammad Reza Mali
Sharif University of Technology.
مراجع و منابع این Paper:
لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :