طراحی بهینه به روش مدلسازی الگوریتم های پردازش سیگنالهای دیجیتال برای تسریع پیاده سازی در تراشه های FPGA
Publish place: 15th Annual Conference of Computer Society of Iran
Publish Year: 1388
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 4,436
متن کامل این Paper منتشر نشده است و فقط به صورت چکیده یا چکیده مبسوط در پایگاه موجود می باشد.
توضیح: معمولا کلیه مقالاتی که کمتر از ۵ صفحه باشند در پایگاه سیویلیکا اصل Paper (فول تکست) محسوب نمی شوند و فقط کاربران عضو بدون کسر اعتبار می توانند فایل آنها را دریافت نمایند.
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
CSICC15_250
تاریخ نمایه سازی: 26 مهر 1388
Abstract:
امروزه پردازش سیگنال های دیجیتال از پر کاربردترین وسودمندترین فناوری ها میباشد که در صنعت با حجم وسیعی مورد استفاده قرار می گیرد. امکان تست و شبیه سازی در این فرآیند بسیار کلیدی میباشد و از آنجا که سرعت، دقت و کارایی برای ما اهمیت دارد، ارائه روشی که شبیه سازی را با وضوح و سرعت بیشتری به ما ارائه دهد، میتواند بسیار مفید بوده و هزینه ها را کاهش دهد. روش طراحی مدلسازی زمان طراحی و پیاده سازی را به صورت چشمگیری کاهش بخشیده و حجم تولید را بالا میبرد. این مقاله به بررسی چگونگی پیاده سازی الگوریتم های DSP با استفاده از طراحی مدلسازی بروی سیستم های قابل پیکربندی (FPGA) پرداخته و مزایا و تفاوتهای آنرا با روشهای مرسوم مقایسه کرده است سپس یک فیلتر FIR ساده را روی SPARTAN3-A پیاده نموده که نتایج آن حاکی از مقدار کم حافظه اشغال شده و کارایی بالای آن است که در پایان ذکر شده است
Keywords:
Authors
پیمان صبوری
دانشکده برق دانشگاه صنعتی شریف پردیس بین الملل
سیدمحمد مرتضوی
دانشکده برق دانشگاه صنعتی شریف پردیس بین الملل
سیدمحمدعلی قرشی
دانشکده برق دانشگاه صنعتی شریف پردیس بین الملل