سیویلیکا را در شبکه های اجتماعی دنبال نمایید.

طراحی واحد تاخیر CMOS برای افزایش محدوده دینامیکی و خطینگی بالا برای کاربردهای ولتاژ پایین و توان پایین

Publish Year: 1394
Type: Journal paper
Language: Persian
View: 591

This Paper With 8 Page And PDF Format Ready To Download

Export:

Link to this Paper:

Document National Code:

JR_JCEJ-5-17_002

Index date: 26 May 2019

طراحی واحد تاخیر CMOS برای افزایش محدوده دینامیکی و خطینگی بالا برای کاربردهای ولتاژ پایین و توان پایین abstract

در طراحی مدارهای مجتمع آنالوگ همواره طراحی و پیاده سازی یک واحد تاخیر مناسب برای کاربردهای دیجیتال و آنالوگ به عنوان یک چالش مطرح بوده است. این مدار کوچک نقش قابل توجهی در کارآیی سیستم های مختلف و بخصوص سیستمهای دیجیتال ایفا می نماید. از آنجا که در تکنولوژی های زیر میکرون که توان مصرفی و کاهش ولتاژ به عنوان یک ضرورت احساس می شود، دست یابی به یک واحد تاخیر با خطینگی مناسب به عنوان مشکل بزرگی در طراحی های دیجیتال ولتاژ پایین به شمار می آید. در این مقاله با استفاده از مدارهای دیجیتال CMOS پیاده شده با استفاده از منطق کوپلاژ سورس (SCL) که در ناحیه زیرآستانه کار می کنند، یک واحد تاخیر با خطینگی بالا ارایه شده است که می تواند کارآیی بسیار مناسبی را در یک محدوده قابل توجه ولتاژی از خود نشان دهد. مزیت این واحد تاخیر علاوه بر خطینگی بالا کنترل پذیری مناسب تاخیر در محدوده ولتاژ کنترل ورودی می باشد که نسبت به انواع موجود بهبود یافته است.

طراحی واحد تاخیر CMOS برای افزایش محدوده دینامیکی و خطینگی بالا برای کاربردهای ولتاژ پایین و توان پایین Keywords:

طراحی واحد تاخیر CMOS برای افزایش محدوده دینامیکی و خطینگی بالا برای کاربردهای ولتاژ پایین و توان پایین authors

آتنا ورزنده اصفهانی

گروه برق، پردیس علوم و تحقیقات خراسان رضوی، دانشگاه آزاد اسلامی

سید محمد فهمیده اکبریان

گروه برق، موسسه آموزش عالی خراسان

مجید ناصریان

دانشگاه آزاد اسلامی واحد مهریز

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
Tajalli, E. J. Brauer, Y. Leblebici and E. Vittoz (2008), ...
Tajalli and Y. Leblibici (2009), Sub-threshold leakage reduction: A comparative ...
Tajalli, Y. Leblebici, and E.J. Brauer, Implementing ultra high value ...
Tajalli, P. Muller, M. Atarodi, and Y. Leblebici, A multichannel ...
M. Azaga and M. Othman (2008), Source Couple Logic (SCL): ...
Enz, F. Krummenacher, E. Vittoz, Charged based MOS transistor Modeling: ...
Enz, F. Krummenacher, E. Vittoz (1995), An analytical MOS transistor ...
Vittoz, Weak Inversion for Ultra Low-Power and Very Low-Voltage Circuits ...
T. Darwish and M. Bayoumi (2005), Trends in Low-Power VLSI ...
Mohammad Beikahmadi, Armin Tajalli, and Yusuf Leblebici, A Subthreshold SCL ...
Tajalli, P. Muller, and Y. Leblebici, A power-efficient clock and ...
نمایش کامل مراجع