Publisher of Iranian Journals and Conference Proceedings

Please waite ..
Publisher of Iranian Journals and Conference Proceedings
Login |Register |Help |عضویت کتابخانه ها
Paper
Title

بکارگیری سلول حافظه ایستا به منظور کاهش مصرف انرژی در جهت طراحی جمع کننده

Year: 1401
COI: ECMCONF07_049
Language: PersianView: 46
This Paper With 15 Page And PDF Format Ready To Download

Buy and Download

با استفاده از پرداخت اینترنتی بسیار سریع و ساده می توانید اصل این Paper را که دارای 15 صفحه است به صورت فایل PDF در اختیار داشته باشید.
آدرس ایمیل خود را در کادر زیر وارد نمایید:

Authors

رضا کهنوجی - کارشناسی ارشد مهندسی برق، دانشکده فنی و مهندسی، موسسه آموزش عالی بعثت، کرمان
فهیمه یزدان پناه - استادیار، دانشکده فنی و مهندسی، گروه مهندسی کامپیوتر، دانشگاه ولیعصر (عج) رفسنجان

Abstract:

مدارهای مجتمع تولید شده بر پایه تکنولوژی CMOS بخش بزرگی از بازار را به خود اختصاص داده اند که علت اصلی آن، سادگی این تکنولوژی در پیاده سازی و هزینه ی پایین ساخت میباشد. حافظه های تولید شده نیز در این بازار نقش به سزایی دارند که از جمله آن میتوان حافظه ایستا را نام برد. آرایه های حافظه ایستا بدلیل پیاده سازی بر پایه CMOS و همچنین وجود تعداد زیاد ترانزیستورهای استفاده شده در حافظه های روی پردازنده و SOC به عنوان مهمترین منبع جریان نشتی به حساب می آیند که در تراشه های پردازنده با سرعت بالا، بخش عمده ای از کل انرژی را برای آن مصرف میکنند. بنابراین طراحی سلول حافظه ایستا با نشتی کم به بهینه سازی مصرف کمک شایانی میکند. در این پروژهش ساختارهای مختلف و جدید برای سلول حافظه ایستا ارائه شده است. در طراحی های ارائه شده جداسازی مسیر خواندن از نوشتن مدنظر است، همچنین افزایش حاشیه نویز استاتیکی و عدم تغییر توان مصرفی با افزایش تعداد ترانزیستور نیز در طراحی مورد توجه قرار گرفته است. حاشیه نویز استاتیکی خواندن در طرح های پیشنهادی تا ۲/۵ برابر در مقایسه با سلول حافظه ایستا شش ترانزیستوری و همچنین سلول حافظه ۱۲ ترانزیستوری ارائه شده در سال ۲۰۱۷ بهبود یافته است. تمام شبیه سازیها توسط نرم افزار سیمولینک ، با ولتاژ منبع تغذیه برابر با ۰/۹ ولت و با تکنولوژی ۳۲نانومتر انجام شده است.

Keywords:

مدلهای تحلیلی , حافظه کم ولتاژ , عملیات زیر آستانه قوی , حافظه ایستا با ولتاژ کم , حاشیه نوشتن

Paper COI Code

This Paper COI Code is ECMCONF07_049. Also You can use the following address to link to this article. This link is permanent and is used as an article registration confirmation in the Civilica reference:

https://civilica.com/doc/1492974/

How to Cite to This Paper:

If you want to refer to this Paper in your research work, you can simply use the following phrase in the resources section:
کهنوجی، رضا و یزدان پناه، فهیمه،1401،بکارگیری سلول حافظه ایستا به منظور کاهش مصرف انرژی در جهت طراحی جمع کننده،7th International Conference on Technology Development in Iranian Electrical Engineering،Tehran،https://civilica.com/doc/1492974

Research Info Management

Certificate | Report | من نویسنده این مقاله هستم

اطلاعات استنادی این Paper را به نرم افزارهای مدیریت اطلاعات علمی و استنادی ارسال نمایید و در تحقیقات خود از آن استفاده نمایید.

Scientometrics

The specifications of the publisher center of this Paper are as follows:
Type of center: موسسه غیرانتفاعی
Paper count: 208
In the scientometrics section of CIVILICA, you can see the scientific ranking of the Iranian academic and research centers based on the statistics of indexed articles.

New Papers

New Researchs

Share this page

More information about COI

COI stands for "CIVILICA Object Identifier". COI is the unique code assigned to articles of Iranian conferences and journals when indexing on the CIVILICA citation database.

The COI is the national code of documents indexed in CIVILICA and is a unique and permanent code. it can always be cited and tracked and assumed as registration confirmation ID.

Support