بررسی و مقایسه روش های کاهش توان مصرفی و افزایش سرعت در سلول SRAM

Publish Year: 1391
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 1,470

This Paper With 9 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

ICEEE04_274

تاریخ نمایه سازی: 6 مهر 1391

Abstract:

طراحی سیستم های الکترونیکی با توان مصرفی کم، یکی از مهمترین بحث های تحقیقاتی روز است و تلاش های زیادی در جهت کاهش توان مصرفی صورت می گیرد. در بسیاری از تراشه های الکترونیکی دیجیتال، توان مصرفی بالا، دمای تراشه را افزایش داده و علاوه بر کاهش قابلیت اطمینان مدار، خنک کردن تراشه را دشوار و پر هزینه می کند. علاوه بر این افزایش توان مصرفی، در سیستم های قابل حمل که از یک باطری به عنوان منبع تغذیه استفاده می کنند، منجر به کاهش طول عمر باطری نیز می گردد. توان مصرفی حا فظه های SRAM مانند سایر مدارهای دیجیتال دیگر، شامل دو بخش توان استاتیکی و توان دینامیکی است که توان استاتیک به صورت محسوسی به جریان های نشتی سلول وابسته می باشد، در این مقاله روش های پیشنهادی در سالهای اخیر به منظور کاهش توان مصرفی و افزایش سرعت در سلول های حافظه بررسی و مقایسه گردیده است.

Keywords:

BIT LINE , SRAM , حافظه های استاتیکی با دسترسی تصادفی , توان مصرفی , سلول حافظه

Authors

اسما دهقانی

دانشجوی کارشناسی ارشد دانشگاه شهید باهنر کرمان

علیرضا کریمی

هیئت علمی دانشگاه آزاد اسلامی واحد علوم و تحقیقات فارس

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • تحلیل و طراحی SRAM کم مصرف [مقاله کنفرانسی]
  • عزیزیمزرعه، آرش و منظوری، محمدتقی _ یک سلول چهار ترانزیستوری ...
  • ‌کهنوجی، حمید و صانعی، محسن " یک سلول SRAM 9 ...
  • A. A. Mazreah, M. R. Sahebi, M. T. Manzuri, S. ...
  • Anand, Kr and Shalini :9T SRAM Cell for High Speed ...
  • B. D. Yang, _ low-power SRAM using bit-line charge- recycling ...
  • H. Morirnura, S. Shigernatsu, S. Konaka ::A shared-bit line SRAM ...
  • Neeraj Kr. Shukla, S.Birla, R.K.Singh, Manisha Pattanaik" A Novel Scheme ...
  • Pardeep Singh, Sanjay Sharma, Parvinder S. Sandhu ::A 16Kb 10T-SRAM ...
  • Paridhi Athe, S. Dasgupta., _ Comparative Study of 6T, 8T ...
  • Rabaey, Jsn M, Chandrakasan, A, Nikolic, B "Digital integrated circuits ...
  • Varun Kumar Singhal, Balwinder Singh. C O M PARATIVE STUDY ...
  • Yen-Jen Chang, Member, IEEE, Feipei Lai, Senior Member, IEEE, and ...
  • Zhiyu Liu, and volkan kursun, _ _ aracterizationof a Nove] ...
  • نمایش کامل مراجع