تحلیل و طراحی SRAM کم مصرف

Publish Year: 1386
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 2,930

This Paper With 6 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

ICEE15_206

تاریخ نمایه سازی: 17 بهمن 1385

Abstract:

در این مقاله یک ساختار کلی جدید برای SRAM با Bit Line سلسله مراتبی ارائه شده است. این ساختار باعث کاهش خازن خطوط Bit Line می شود. و در نتیجه باعث کاهش انرژی مصرفی خواندن و نوشتن در این SRAM می شود. همچنین در این مقاله بر اساس ساختار جدید ارائه شده و ساختار SRAM معمولی، یک سری عبارات تحلیلی برای پیش بینی انرژی مصرفی خواندن و نوشتن به دست آمده است. که این عبارات تابعه ای از پارامترهایی از قبیل ولتاژ منبع تغذیه، زمان خواندن و نوشتن و خازن های موجود در SRAM می باشند. از این عبارات می توان در پیش بینی تاثیر تغییر این پارامترها د انرژی مصرفی خواندن و نوشتن استفاده کرد. همچنین از این عبارات می تواند در بهینه سازی انرژی مصرفی خواندن و نوشتن استفاده کرد. بعلاوه یکسری شبیه سازی هایی در فرایند COMS 0.25mm انجام شده است که تایید کننده تمام نتایج بدست امده در این مقاله است.

Authors

آرش عزیزی مزرعه

دانشجوی کارشناسی ارشد معماری کامپیوتر

محمدتقی منظوری

دانشیار دانشگاه صنعتی شریف

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • K. Zhang, _ _ Bhattacharya, Z. Chen, F . ...
  • Hamzaoglu, D . Murray, N . Vallepalli, , Y. Wang, ...
  • S . Muto, T .Douseki, Y .Matsuya, T . Aoki, ...
  • K.Itoh et. Al., 4Trends in low-power ram circuit technologies?, proceeding ...
  • A. Karandikar and K. K. Parhi, *Low power SRAM design ...
  • B .D. Yang, L.S. Kim, ، A Low-Power _ Using ...
  • STATE CIRCUITS, VOL. 40, pp. I366-1376, JUNE 2005 ...
  • نمایش کامل مراجع