طراحی یک شبکه عصبی مصنوعی آنالوگ CMOS با توان مصرفی پایین
Publish place: 2nd Conference on Innovation in Electrical Engineering
Publish Year: 1392
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 830
This Paper With 5 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
این Paper در بخشهای موضوعی زیر دسته بندی شده است:
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
NCNIEE02_197
تاریخ نمایه سازی: 29 بهمن 1392
Abstract:
در این مقاله یک نورون مصنوعی آنالوگ جدید پیشنهاد می گردد که شامل یک بخش ضرب کننده با توان مصرفی پایین و یک مدارسیگموید به عنوان تابع فعالیت نورون می باشد. همچنین در طراحی نورون پیشنهادی سعی بر آن شده است تا توان مصرفی حداقل گردد. برای تست درستی عملکرد نورون، از آن در ساختار شبکه عصبی برای حل مسئلهXOR استفاده شده که نتایج به دست آمده گویای صحت عمکردمدار پیشنهادی است. نتایج شبیه سازی مدارات نیز با استفاده از نرم افزارHspice و در تکنولوژیμm0.18 بدست آمده است.
Keywords:
Authors
اندیشه قمی
دانشجوی کارشناسی ارشد دانشگاه آزاد اسلامی واحد نجف آباد
مهدی دولتشاهی
استادیار گروه برق دانشگاه آزاد اسلامی واحد نجف آباد
مهدی حبیبی
استادیار گروه برق دانشگاه اصفهان
مراجع و منابع این Paper:
لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :